《复旦大学科研团队利用原子晶体硫化钼发明新的单晶体管逻辑结构》

  • 来源专题:集成电路
  • 编译者: shenxiang
  • 发布时间:2019-05-31
  • 复旦大学科研团队近日在集成电路基础研究领域取得一项突破。他们发明了让单晶体管“一个人干两个人的活”的新逻辑结构,使晶体管面积缩小50%,存储计算的同步性也进一步提升。如果成功产业化,将推动集成电路向更轻、更快、更小、功耗更低方向发展。相关研究成果已在线发表于《自然·纳米技术》。

    “这项研究工作的核心内容是利用原子晶体硫化钼做出了新结构晶体管。在此基础上,团队发明了新的单晶体管逻辑结构,在单晶体管上实现了逻辑运算的‘与’和‘或’。”复旦大学微电子学院教授周鹏说。

    “与”和“或”是构成计算系统的最基本逻辑单元。该研究工作使晶体管面积缩小50%,有效降低了成本,而原先需要两个独立晶体管才能实现逻辑功能,现在只要一个晶体管即可。研究还发现了可层数调控的晶体管逻辑特性,并提供光切换逻辑功能选项。

    据介绍,这一新的逻辑架构可以通过器件级存算一体路径破解数据传输阻塞瓶颈问题,突破了现有逻辑系统中冯·诺依曼架构的限制。对此,周鹏打了个比方:“原先我们计算和存储数据需要两个房间跑,而现在所有数据的计算和存储都在同一个房间解决。”

    在冯·诺依曼架构下,计算和存储是相互分离的。“可以理解为,房间A专门用来计算数据,房间B用来存储数据,数据在经过计算后要通过电子借由导线从房间A传输到房间B,这条导线就相当于连接两个房间的走廊。”周鹏表示,如今,数据的计算速度越来越快,但存储速度和传输速度却未能得到同步提升,冯·诺依曼架构的限制就主要体现在计算速度、存储速度和传输速度的不相匹配。

    而复旦科研团队的研究则在物理架构上突破了冯·诺依曼架构的限制,只需“一个房间”就可实现计算和存储的功能,即“房间”内分层工作,第一层负责计算,第二层负责存储,两个表层在垂直空间上形成堆叠。

    “就像两张纸摞在一起,它们在空间上是堆叠着的,数据的计算和存储只是在原地被相对抬高了一些而已。计算层的沟道电流可以影响到存储层,从而摆脱传输环节,实现存算一体、原位存储。”周鹏说。

    据介绍,单晶体管逻辑结构研究如果得以继续推进,应用于规模化生产,将推动集成电路往更轻、更快、更小、功耗更低的方向发展。

相关报告
  • 《首个打破物理极限的1nm晶体管诞生》

    • 来源专题:集成电路
    • 编译者:tengfei
    • 发布时间:2016-10-24
    • 据外媒报道,劳伦斯伯克利国家实验室的一个团队打破了物理极限,将现有最精尖的晶体管制程从14nm缩减到了1nm。 晶体管的制程大小一直是计算技术进步的硬指标。晶体管越小,同样体积的芯片上就能集成更多,这样一来处理器的性能和功耗都能会获得巨大进步。多年以来,技术的发展都在遵循摩尔定律,即当价格不变时,集成电路上可容纳的元器件的数目,约每隔18-24个月便会增加一倍,性能也将提升一倍。换言之,每一美元所能买到的电脑性能,将每隔18-24个月翻一倍以上。眼下,我们使用的主流芯片制程为14nm,而明年,整个业界就将开始向10nm制程发展。 不过放眼未来,摩尔定律开始有些失灵了,因为从芯片的制造来看,7nm就是物理极限。一旦晶体管大小低于这一数字,它们在物理形态上就会非常集中,以至于产生量子隧穿效应,为芯片制造带来巨大挑战。因此,业界普遍认为,想解决这一问题就必须突破现有的逻辑门电路设计,让电子能持续在各个逻辑门之间穿梭。 此前,英特尔等芯片巨头表示它们将寻找能替代硅的新原料来制作7nm晶体管,现在劳伦斯伯克利国家实验室走在了前面,它们的1nm晶体管由纳米碳管和二硫化钼(MoS2)制作而成。MoS2将担起原本半导体的职责,而纳米碳管则负责控制逻辑门中电子的流向。不过这一研究还停留在初级阶段,毕竟在14nm的制程下,一个模具上就有超过10亿个晶体管,而要将晶体管缩小到1nm,大规模量产的困难有些过于巨大。不过,这一研究依然具有非常重要的指导意义,新材料的发现未来将大大提升电脑的计算能力。
  • 《探测硒化铟场效应晶体管中的垂直传导》

    • 来源专题:集成电路
    • 编译者:Lightfeng
    • 发布时间:2020-02-17
    • 美国西北大学报告了其最近的研究,研究了硒化铟(InSe)垂直场效应晶体管的导电特性。通过阐明InSe中基本的垂直电荷传输机制,这为在垂直异质结构、光伏、光电探测器和相关垂直器件技术中采用InSe提供了指导。 基于欧洲研究小组的最近发现在InSe系激子倾向于具有外的平面偶极子,这可能有助于将平面内光子耦合到波导结构和光纤中。 InSe位于图案化的石墨烯上,顶部漏电极由铬/金(Cr / Au)组成,与InSe形成欧姆接触。InSe薄片在惰性氮气环境中处理,研究了大约14个样品,InSe厚度范围从9.5nm到43nm。在漏极正偏置的情况下,发现石墨烯/ InSe界面具有反向偏置的肖特基势垒,硅背栅调制电流流过势垒,该InSe系被认为是无意的n型导电行为。 随着InSe厚度从9.5nm增加到43nm,最大/最小开/关电流(ION / IOFF)“开关”比增加了50倍。对于较厚的层,InSe开关比为?104,而可比较的黑磷器件的InSe开关比为?50,过渡金属二硫化钨二硒化钨(WSe2)的开关量大于106。 将器件温度从295K降低到190K,使开关比增加了大约六倍。在较厚的InSe薄片中,电导率变化较大,这表明热电子发射行为更强,并穿过势垒上方。相比之下,具有更薄InSe层的器件显示出约100meV的相对恒定的肖特基势垒高度。相对于190K,较厚的InSe VFET在室温下提取的肖特基势垒高度大约增加了两倍。 该分析使研究人员将190K时的离面有效质量定为自由电子的2.57倍。先前的回旋加速器共振和光吸收测量得出的整体InSe值分别为0.25x(20K)至34.3x(200K)。层状材料通常表现出有效质量和载流子迁移率(µ)的较大各向异性,这导致InSe VFET本质上具有较弱的面外传输能力(InSe的μ⊥/μ∥= 0.002)。