《兆芯ZX-200 IO扩展芯片通过USB3.1 Gen2官方认证》

  • 来源专题:集成电路制造与应用
  • 编译者: shenxiang
  • 发布时间:2018-07-05
  • 近日,兆芯自主研发的ZX-200 IO扩展芯片成功通过USB协会Platform Interoperability Lab (PIL)一系列严苛测试认证工作,并正式被列入USB 3.1 Certified Products列表。 ZX-200于2017年12月28日,与兆芯开先KX-5000系列处理器和开胜KH-20000系列处理器同时发布,是兆芯自主研发的新一代高性能IO扩展芯片。除了搭配兆芯国产x86通用处理器使用外,还可搭配第三方厂商的芯片用以PCIe、SATA、USB等接口扩展。 ZX-200芯片内部集成PCIe,SATA,USB和千兆网络控制器。ZX-200支持RGMII端口,可扩展7个PCIe端口,4个SATA端口,以及包括2个USB3.1 Gen2(支持TYPE-C规范),3个USB 3.1 Gen1和6个USB 2.0在内的共计11个USB端口。该芯片具备低功耗、扩展性强、技术规范先进等显著优势,可满足桌面/便携终端,服务器,嵌入式等多种市场的应用需求。 USB协会Platform Interoperability Lab (PIL)测试项目包括物理层测试、连接层测试、协议层测试、协议向前兼容性测试、150设备兼容性测试以及USB树型拓扑扩展测试。该认证充分证明了ZX-200提供的USB3.1 Gen2 端口控制器符合国际标准规范要求,并且其稳定性、设备兼容性有着极高的保障。 兆芯因此成为目前大陆首家,同时也是唯一一家自主设计开发该IP,并且成功实现量产的公司。

相关报告
  • 《兆芯ZX-200 IO扩展芯片通过USB3.1 Gen2官方认证》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2018-07-05
    • 近日,兆芯自主研发的ZX-200 IO扩展芯片成功通过USB协会Platform Interoperability Lab (PIL)一系列严苛测试认证工作,并正式被列入USB 3.1 Certified Products列表。 ZX-200于2017年12月28日,与兆芯开先KX-5000系列处理器和开胜KH-20000系列处理器同时发布,是兆芯自主研发的新一代高性能IO扩展芯片。除了搭配兆芯国产x86通用处理器使用外,还可搭配第三方厂商的芯片用以PCIe、SATA、USB等接口扩展。 ZX-200芯片内部集成PCIe,SATA,USB和千兆网络控制器。ZX-200支持RGMII端口,可扩展7个PCIe端口,4个SATA端口,以及包括2个USB3.1 Gen2(支持TYPE-C规范),3个USB 3.1 Gen1和6个USB 2.0在内的共计11个USB端口。该芯片具备低功耗、扩展性强、技术规范先进等显著优势,可满足桌面/便携终端,服务器,嵌入式等多种市场的应用需求。 USB协会Platform Interoperability Lab (PIL)测试项目包括物理层测试、连接层测试、协议层测试、协议向前兼容性测试、150设备兼容性测试以及USB树型拓扑扩展测试。该认证充分证明了ZX-200提供的USB3.1 Gen2 端口控制器符合国际标准规范要求,并且其稳定性、设备兼容性有着极高的保障。 兆芯因此成为目前大陆首家,同时也是唯一一家自主设计开发该IP,并且成功实现量产的公司。
  • 《Cadence将验证IP移至芯片级别》

    • 来源专题:宽带移动通信
    • 编译者:张卓然
    • 发布时间:2020-11-23
    • 系统级验证IP(系统 VIP)是Cadence设计系统公司的一套工具和库,用于自动化整个片上系统(SoC)设计测试 Cadence 设计系统公司推出了一种新的工具,为超大型、自动推进、移动和消费类芯片提供了10倍的系统级测试台组装、执行和分析方面的效率。 系统级验证IP(系统VIP)是一套工具和库,用于自动化片上系统(SoC)测试台组装、总线和CPU流量生成、缓存一致性验证和系统性能瓶颈分析。这使得设计人员能够创造出复杂的超大型,自动推进、移动和消费类芯片,可以将芯片级验证效率提高10倍。 “我们的系统及验证IP解决方案将IP水平测试提高到芯片级,这将使复杂的片上系统测试台的生成自动化,”系统验证团队总经理保罗·坎宁安说。 “包括CPU和总线流量生成、模拟、仿真、验证,甚至后硅处理。” 这些测试在Cadence模拟、仿真和原型制作引擎上都是可移植的,而且还可以扩展到后硅处理。这些工具包括自动生成具有复杂内存、缓存、接口和总线配置的片上系统测试台的系统测试台生成器,以及提供可插入系统级验证IP测试台的预定义测试的系统流量库,包括一致性、性能、PCI Express®(PCIe®)和NVMe子系统。 系统性能分析器支持内存子系统、互连和外围设备的分析报告和可视化,而系统验证记分板则提供跨一致性互连、内存和外围设备的全面数据和缓存一致性检查。 “瑞萨公司多年来一直使用Cadence VIP,重视Cadence在先进片上系统验证技术方面的领先地位,”瑞萨公司共享研发EDA部门设计方法部主管浅野哲也说。“将新的系统级验证IP添加到基于Cadence Xcelium和钯平台的现有验证环境中,提高刺激重复利用和自动化, 我们进一步加快了片上系统验证过程,效率提高了10倍,使我们能够更快地向客户交付创新的高质量的产品。” Arm的设计服务主管Tran Nguyen说:“通过与Cadence的合作,我们减少了一些复杂的片上系统验证挑战,尤其是在输入/输出外围设备方面。使用Cadence系统流量库和系统性能分析器,Arm能够自动进行复杂的测试生成过程,从而实现更快的PCIe集成验证和性能分析。”