《三星将投资10万亿韩元,采购 ASML EUV 光刻机》

  • 来源专题:新一代信息技术
  • 编译者: 刘华
  • 发布时间:2023-11-24
  • 11 月 15 日消息,韩国今日电子新闻报道称,三星计划进口更多 ASML 极紫外(EUV)光刻设备。
    虽然由于合同中的保密条款未能披露具体细节,但证券市场消息称,该协议将使 ASML 在五年内提供总共 50 套设备,而每台单价约为 2000 亿韩元(当前约 11.02 亿元人民币),总价值可达 10 万亿韩元(当前约 551 亿元人民币)。
    目前尚不清楚其合同中的产品是现有 EUV 光刻设备还是下一代“High NA EUV”光刻设备。不过,目前 EUV 光刻设备最大的问题是产量有限。据官方介绍,它“比卫星部件还复杂”,每年只能生产很有限的数量。据说去年是 40 台,今年 ASML 估计是 60 台。而目前需要且能购买到 EUV 光刻设备的厂商有五家:三星电子、台积电、英特尔、SK 海力士和美光。其中,台积电约占供应量的 70%,剩下四家公司争夺剩下的 30%。
    三星电子于去年 6 月推出了全球首个采用全栅极(GAA)技术的 3nm 代工技术,因此该公司一直在努力确保采购更多 EUV 光刻设备,目标是在明年上半年进入 3nm 世代的第二代工艺,在 2025 年进入 2nm 工艺,在 2027 年进入 1.4nm 工艺。
    正因如此,李在镕董事长去年 6 月访问了 ASML 总部,与首席执行官 Peter Bennink 讨论了 EUV 采购问题,并在同年 11 月访问韩国期间与 Bennink 进行了进一步会谈。鉴于 EUV 的交付周期(从下单到收货)至少需要一年,这些会议看起来确实取得了实际成果。
    实际上,半导体领域分析师也对三星电子增购 EUV 光刻设备的计划持积极态度。
    祥明大学系统半导体工程教授 Lee Jong-hwan 说道:“三星已引进数十台 EUV 光刻设备,据说每台设备的成本约为 2000 亿韩元,这表明该公司打算扩大 3nm 量产机会,并在未来实现 2nm 计划。”
    此前,三星电子宣布计划到 2025 年拥有 100 台 EUV 光刻机。市场估计三星目前的 EUV 机群约为 40 台。如果这 50 台设备的能够顺利交付,那么三星到 2028 年将能够拥有约 100 台设备。
    荷兰应用科学研究所(TNO)韩国代表 Byung-hoon Park 解释称:“通常情况下,半导体工艺可以将每台机器的 10% 用于工艺研发和测试,拥有 100 台机器则意味着它们可以全天候用于研发。”
    他还指出,“通过这样做,我们将能够确保有足够的工艺能力来正确使用设备”,他补充说,“ 预计这将减少工艺过程中的时间和成本,并提高产量。”
    “一旦我们拥有了大量的(EUV)设备,并且技术趋于稳定,我们将能够提高产量,并在代工方面取得进展” ,工业研究所的专家研究员Kim Yang-pang说。

  • 原文来源:http://news.eeworld.com.cn/manufacture/ic655669.html
相关报告
  • 《为巩固半导体霸主地位,三星拟投资30万亿韩元》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2019-04-24
    • 继存储类半导体,三星希望凭借政策东风,在非存储类半导体占据一席之地。 近日,第一财经记者从韩国三星电子及韩国半导体产业协会方面了解到,为配合韩国政府对于半导体产业的扶持计划,三星电子将出资30万亿韩元,培育非存储类系统半导体产业,并以2030年前在全球占领领先地位作为目标。 韩国半导体产业协会方面负责人告诉第一财经记者,针对韩国政府提出半导体主导的产业模式,三星和协会方面正在进行紧密的合作,而三星方面将在本月底最终公布方案,不过初步的措施和方案已经基本确定,而这也将成为韩国建国以来最大规模的产业扶持政策,涵盖政府、行业协会和企业。 第一财经记者了解到,三星电子将在月末公布的方案主要包括:投资30亿韩元,构造三星电子的科研力量,并与高校协同设立半导体学科,同步继续扶持晶圆代工等内容。 其中,三星电子的负责人向第一财经记者透露,作为三星电子扶持非存储半导体计划的首个举措,三星将在韩国京畿道华城设立极紫外光刻(EUV)工厂,作为半导体工程中的核心工序之一,每台设备的市价超过2000亿韩元,而作为利用措施的配套,三星电子正在寻求通过将EUV技术应用于10nm DRAM产线来提高EUV设备的利用率。 针对该项目三星电子将在近期发布追加投资计划,三星方面也将考虑在位于京畿道平泽地区的空余地块追加建设生产AP、CIS等非存储类半导体的工厂;不过,该负责人同时表示,这项投资计划的具体细节和规模尚未最终确定,并会在后期进行披露,而韩国业界也预计,若包括建厂计划及配套内容,三星电子应当投资的金额可能将超过100万亿韩元。 另外,三星电子将针对LG等其他竞争企业及中小企业开放生态链,并邀请本土企业作为设计及研发方参与;而作为首个具体措施,三星电子或将代工厂向LG集团旗下的Siliconworks所研发的高性能半导体设备进行开放,而此前三星电子的代工厂仅向英特尔、苹果等海外企业开放,韩国本土的中小企业则主要向TSMC等境外企业进行代工。 从技术的层面,此前作为晶圆代工的领先企业,TSMC曾唯一拥有7nm工艺的代工厂,并计划明年推出EUV版本的升级版7nm工艺,近期三星电子方面在投入7nm工艺的基础上,将6nm工艺提前在下半年投入量产。据业界人士介绍,三星电子已经基本完成5nm工艺的开发,并在此基础上正在开发并在中短期内准备推出3nm工艺的代工技术。 除此以外,三星还将联手SK海力士等本土竞争企业,在首尔国立大学等多个大学设立“半导体学科”,并在原则上保证毕业后能够进入三星电子等本土半导体企业,半导体产业协会方面预计,在2025年前类似学科的设立能为韩国业界培养1万名具有高素养的半导体设计及生产人员。 4月初,韩国总统文在寅在会议上,正式宣布韩国政府将在未来着重扶持的三大未来产业,其中非存储类半导体占据较为重要的地位,而业界人士透露,三星电子月底的战略发布时,韩国政府的高级官员及SK海力士等竞争企业的人士也将出席,以表示韩国政府和业界的重视。截至2018年年底,以销售额为准,三星电子半导体部门中,非存储半导体所占的比重为15%左右,而SK海力士所占据的比重仅为1%左右。为此,SK海力士方面正在考虑收购曾经为子公司的代工企业MagnaChip公司,该公司此前曾爆出或被中国企业收购。 三星电子在扶持非存储类半导体的背后,除了来自政策的东风,同时也有源自市场的压力。据全球半导体市场统计机构WSTS预计,2019年全球半导体市场的规模将为4545亿美元,其中三星占据优势的存储芯片的市场份额仅为1355亿美元,仅占据全球市场的三成,剩余绝大多数部分均为非存储类半导体。据三星电子发布的第一季度业绩公告显示, 三星电子在2019年第一季度的营业利润为6.2万亿韩元,同比下降60.36%、环比下降38.5%,尤其是半导体市场所面临的调整期,使三星电子的营业利润跌至2016年第三季以来最低水平。 截至2018年底,三星电子和SK海力士两大韩系制造商在2018年存储类半导体的全球市场占有率为74.6%,而根据市场调查机构DRAM Exchange提供的数据,2019年3月份以DDR4 8GB的DRAM(动态随机存取存储器)为准,市场价格为4.56美元,相比于2018年9月的峰值下跌达44.3%,其中仅在第一个季度内就下跌37%,韩国半导体产业协会的一份报告也认为,即便是在第二季度,市场价格仍将下跌10%以上,韩系制造商仍要保持高利润的时代很有可能一去不复返。 去年5月,三星电子将其代工业务从系统原有部门中分拆出来,另外设立事业部;而根据WSTS的另外一份统计显示,2019年第一季度全球半导体代工市场的占有率,台资TSMC占据第一名,达到48.1%,三星电子紧随其后,为19.1%。 韩国大信证券分析师李秀彬向第一财经记者指出,相比于DRAM等存储芯片更容易受到市场周期的影响,非存储类半导体的需求周期则更加稳定。 “尤其是三星在上一季度的财报中获得不理想的业绩,其背后和 半导体产业整体的需求过剩、全球大型企业放缓数据中心的建设等共同作用之下,高度依赖内存芯片产生利润将成为三星电子所面临的脆弱之处,并引发投资者对于三星电子收益构造的担忧。”李秀彬表示。 韩国高丽大学经营学系教授、韩国经营学会会长李斗熙告诉第一财经记者,虽然从短期来看,三星电子通过一系列措施,降低了对于市场的冲击,但考虑到三星电子占据韩国KOSPI股指市值的近20%,日均交易量更是达到30%左右,若三星电子的不振进入长期,将导致韩国的金融市场更加脆弱。
  • 《这场EUV光刻机争夺战,已经悄然打响》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2021-02-04
    • 近日,荷兰的光刻机制造商阿斯麦(ASML)发布2020年度财报,全年净销售额达到140亿欧元,毛利率达到48.6%。ASML同时宣布实现第100套极紫外光刻(EUV)系统的出货,至2020年年底已有2600万片晶圆采用EUV系统进行光刻。随着半导体技术的发展,光刻的精度不断提高,2021年先进工艺将进入5nm/3nm节点,极紫外光刻成为必修课,EUV也成为半导体龙头厂商竞相争夺采购的焦点。未来,极紫外光刻技术将如何发展?产业格局如何演变?我国发展半导体产业应如何解决光刻技术的难题? 半导体大厂 竞相购买EUV 在摩尔定律不断挑战物理极限的当下,半导体先进工艺领域的竞争形势,用“得EUV者得先进工艺”来形容并不为过。台积电、三星电子等厂商均加速了导入EUV的进程。也是这个原因,EUV正在成为半导体巨头在先进工艺领域争夺优势地位的焦点。 近期,三星电子与ASML高层互访消息频出。2020年10月,三星电子副会长李在镕访问ASML,与ASMLCEOPeterWennink、CTOMartinvandenBrink进行会谈。2020年年底又传出PeterWennink回访三星电子的消息。 有业界人士指出,这样频繁的互访,核心当然在于EUV设备。三星电子希望ASML提供更多的EUV设备,同时希望ASML协助三星电子更加顺利地使用已经购买的EUV。据了解,ASML2021年EUV产能约为45~50台。而台积电就抢下当中的30台,剩下的才由三星、英特尔及SK海力士等竞争对手瓜分。如此一来,三星电子势必在2021年EUV设备数量上输给台积电。三星电子此前提出“半导体愿景2030计划”,计划于2030年在晶圆代工领域赶超台积电。这是三星高层亲自出访ASML的主要原因。 事实上,半导体逻辑制程技术进入到7纳米以下后,由于线宽过细,需要使用EUV作为曝光媒介。全球当前有能力并且有意愿进入7纳米世代的晶圆厂仅剩台积电、三星和英特尔,加之EUV设备供给有限,ASML便成为三大半导体巨头争相拉拢的重要对象。 5nm/3nm 极紫外光刻成为必修课 随着半导体技术的发展,光刻的精度不断提高,已由微米级、亚微米级、深亚微米级,细化到当前的纳米级,曝光光源的波长也由436纳米(G线)、365纳米(Ⅰ线),发展到248纳米(KrF)、193纳米(ArF),再到13.5纳米(EUV)。 EUV是线宽突破10纳米,甚至之后的7纳米、5纳米、3纳米工艺的关键。华创证券调研报告显示,半导体芯片生产的难点和关键点在于将电路图从掩膜上转移至硅片上,这一过程需要通过光刻来实现。光刻的工艺水平直接决定芯片的制程水平和性能水平。芯片在生产中需要进行20~30次的光刻,耗时占到IC生产环节的50%左右,占芯片生产成本的1/3。如果采用EUV,晶圆厂可以减少将芯片设计缩小所遇到的光学麻烦,并在此过程中省去一些多重图形曝光(multi-patterning)步骤,在理想情况下能够节省成本和时间,提高良品率。也正是这个原因,尽管ASML的EUV售价高达1.2亿美元,三星和台积电等厂商依然积极采购。 台积电在日前举行的法说会上宣布,2021年主要用于设备采购的资本支出约为250亿至280亿美元,较2020年的172亿美元增长了45%~62%。台积电首席财务官黄仁昭表示,为应对先进工艺与特殊工艺技术发展,并顺应客户需求的增长,公司将上调2021年资本支出,其中80%将用于3nm、5nm及7nm等先进工艺。 资料显示,台积电的5纳米节点相比7纳米节点,可以使性能提高15%(在相同的功率和复杂度下),功耗降低30%(在相同的频率和复杂度下),晶体管密度最高提高1.8倍(并非适用于所有结构)。此外,5纳米节点将在十层以上的设备上使用EUV,这使台积电减少了掩膜的使用数量,减少了多重图形曝光的使用次数。 未来,先进工艺将继续推进,至3纳米、2纳米,甚至是1纳米。届时,EUV将发挥更大的作用。半导体研究机构imecCEO兼总裁LucVandenhove指出,imec通过与ASML通力合作研发并实现新一代高解析度EUV光刻技术(高NAEUVLithography),将促使摩尔定律继续发挥作用,即使工艺微缩化达到1纳米后,摩尔定律也会继续适用。 存储芯片 下一个EUV大户 不仅逻辑芯片制造工艺需要使用EUV设备,未来美光、SK海力士等存储芯片大厂在量产DRAM时也将采用EUV设备。半导体专家莫大康指出,存储器主要分为两种:一种是DRAM,另一种是3DNAND。3DNAND目前的竞争主要集中在层数上,虽然也需要线宽的微缩化,但需求不那么迫切。而DRAM存储器则不同,如果做到1z(12~14nm)以下,就有可能需要用到EUV光刻机。届时,存储器厂商订的EUV设备将有大的爆发。 据悉,三星电子目前已经尝试将EUV应用于1zDRAM的生产当中。2020年8月,三星电子宣布在平泽工厂新建的第二座生产线开始生产16GbitLPDDR5移动DRAM。三星电子采用EUV生产的第四代10纳米级别的DRAM晶圆出货量达到100万个。 在内存业内,目前的代际划分是1x、1y、1z、1α和1β。SK海力士表示,正在为使用EUV的DRAM的大规模生产做准备。SK海力士计划从2021年起将EUV应用于1αDRAM,2022年将EUV应用于1βDRAM。SK海力士规划升级M14晶圆厂的设备,同时在即将启用的新厂——M16晶圆厂中安装EUV光刻系统。 美光也在布局对EUV的使用。有消息称,美光正在寻找管理EUV设备的工程师。美光科技高级副总裁兼移动产品事业部总经理拉杰·塔鲁里认为,是否采用EUV考量的关键在于芯片生产的成本和效率。“我们现在使用的多重图形曝光技术相比使用EUV在成本和效率上的优势更加明显。现在我们已经推进到1α节点,我们觉得做到1β、1γ节点,现有的多重图形曝光技术在成本上都会更加有优势。但是在1γ之后,我们有可能会尝试采用EUV。我们会进行成本效率分析,如果证明成本效率更优就会考虑采用。当然,前期我们会投入资金进行相关工艺的探索和开发。” 极紫外光刻产业 不仅只有EUV 光刻机供应商除ASML之外,还有日本厂商尼康和佳能。随着EUV变得越来越重要,ASML的优势正变得越来越明显。佳能和尼康仅能在“深紫外线”(DUV)光刻系统上与之竞争。可即使在DUV领域,ASML也拥有62%的市场份额。 然而,极紫外光刻产业又并不仅仅只有EUV光刻机。根据半导体专家莫大康的介绍,与EUV相关的还包括光掩膜缺陷检测和涂覆显影等周边设备,以及光刻胶等关键材料。光掩膜缺陷检测设备可检测光掩膜中存在的缺陷,如果承载原始电路的光掩膜存在缺陷,则芯片的缺陷率将相应增加。因此该设备也十分重要。日本Lasertec是这一领域的主要制造商。Lasertec公司的经营企划室室长三泽祐太朗指出:“随着微缩化的发展,在步入2纳米制程时,DUV的感光度可能会不够充分。”采用EUV光源的检测设备的需求有望进一步增长。 EUV涂胶显影设备用于将特殊的化学液体涂在硅片上作为半导体材料进行显影。作为光刻机的输入(曝光前光刻胶涂覆)和输出(曝光后图形的显影),涂胶/显影机的性能直接影响到细微曝光图案的形成,其显影工艺的图形质量和缺陷控制对后续诸多工艺(诸如蚀刻、离子注入等)图形转移结果也有着深刻的影响。东京电子是该领域的主要供应商。东京电子的河合利树社长指出,如果EUV的导入能促进整个工序的技术进步的话,与EUV没有直接联系的工序数也会增加。国内设备厂芯源微日前表示,公司前道涂胶显影机与国际光刻机联机的技术问题已经攻克并通过验证,可以与包括ASML、佳能等国际品牌,以及上海微电子(SMEE)的光刻机联机应用。 光刻胶对分辨率、对比度、敏感度,以及粘滞性黏度、粘附性等要求极高。目前全球光刻胶主要企业有日本合成橡胶(JSR)、东京应化(TOK)、住友化学、信越化学、美国罗门哈斯等,所占市场份额超过85%,市场集中度非常高。目前,中国已经可以量产G线、I线、KrF三大类光刻胶。南大光电计划通过3年的建设、投产及实现销售,达到年产25吨193nm(ArF干式和浸没式)光刻胶产品的生产规模,未来将攻关EUV光刻胶。 解决光刻难题 从非核心开始起步 我国发展半导体产业,光刻技术是绕不开的课题,以国内目前薄弱的基础,短期内攻克EUV设备并不现实。对此,莫大康指出,高性能光刻技术对中国企业来说成本高昂,但是其战略意义不容忽视。中国要推进完整的光刻工业体系的发展,只能采取从低到高的策略,比如193nm深紫外ArF干式光刻机、浸没式光刻机,以及周边设备材料等,EUV是整套体系中最困难的一块。 “要实现强大的功能,EUV就必须克服电能消耗以及光源等因素的影响。”中国电子科技集团公司第四十五研究所集团首席专家柳滨表示,EUV虽然售价超过了一亿美元,但是高额的价格并不是它最大的问题。EUV最大的问题是电能消耗。其电能消耗是传统193nm光刻机的10倍,因为极紫外光的波长仅有13.5nm,投射到晶圆表面曝光的强度只有光进入EUV设备光路系统前的2%。在与7nm成本比较中,7nm的EUV生产效率在80片/小时的耗电成本将是14nm的传统光刻生产效率在240片/小时的耗电成本的一倍,这还不算设备购置成本和掩膜版设计制造成本。 除了电能以及光源,光刻胶也是EUV技术另一个需要面对的问题。据专家介绍,光刻胶本身对于光的敏感度就十分高,但是对于不同波长的光源,光刻胶的敏感度也有差异,这就对EUV光刻机产生了一些要求。光刻机选择的波长必须和光刻胶对应的波长处于同一个波段,这样才能提升光刻胶对于光源的吸收率,从而更好地实现化学变化。 莫大康表示,极紫外光刻虽然领先,但正因如此也存在许多需要改进的空间。因此,国内厂商先在DUV等领域站住脚跟,从周边设备与材料切入,逐步解决产业中存在的问题,把产业做扎实,不失为一个有效的策略。