《台积电2nm工艺将采用环绕栅极晶体管技术》

  • 来源专题:集成电路
  • 编译者: shenxiang
  • 发布时间:2020-10-20
  • 据国外媒体报道,在5nm工艺今年一季度投产,为苹果等客户代工最新的处理器之后,芯片代工商台积电下一步的工艺研发重点就将是更先进的3nm和2nm工艺。

    在7月16日的二季度财报分析师电话会议上,台积电CEO魏哲家透露,他们3nm工艺的研发正在按计划推进,仍将采用成熟的鳍式场效应晶体管技术(FinFET),计划在明年风险试产,2022年下半年大规模投产。

    与多次提及的3nm工艺不同,台积电目前并未公布太多2nm工艺的消息,在近几个季度的财报分析师电话会议上均未曾提及。

    虽然台积电方面未对外公布2nm工艺的消息,但外媒援引产业链人士透露的消息,还是进行过多次报道。

    在最新的报道中,外媒援引产业链消息人士的透露报道称,台积电2nm工艺的研发进展超出预期,快于他们的计划。

    这一消息人士还透露,台积电的2nm工艺,不会继续采用成熟的鳍式场效应晶体管技术,而会采用环绕栅极晶体管技术(GAA)。

    在此前的报道中,外媒提及的与台积电2nm工艺相关的信息,出现过两次,均是在8月底。其一是台积电已在谋划2nm工艺的芯片生产工厂,将建在总部所在的新竹科学园区,台积电负责营运组织的资深副总经理秦永沛,透露他们已经获得了建厂所需的土地。第二次是在上月底的台积电2020年度全球技术论坛上,他们透露正在同一家主要客户紧密合作,加快2nm工艺的研发进展,相关的投资也在推进。

相关报告
  • 《研发前沿2纳米全环绕栅极晶体管原型》

    • 来源专题:新一代信息技术
    • 编译者:张嘉璐
    • 发布时间:2025-07-30
    • 该研发工作正在Rapidus创新集成制造中心(IIM-1)推进。公司宣布,原型晶圆已开始获取电性参数。这座新型晶圆厂标志着对传统代工模式的重大革新,被业界誉为半导体工厂"实时思维-学习-适应-优化"生产流程的典范重构。 IIM-1工厂采用多项尖端技术与方法: ? 全单晶圆前端处理: 通过单晶圆独立加工实现参数调整,经检测成功后推广至后续批次。该工艺能捕获更丰富数据,训练AI模型优化生产良率。作为全球首批实现全单晶圆工艺商业化的企业,Rapidus将其作为"快速统一制造服务(RUMs)"的核心技术。 ? 极紫外(EUV)光刻: EUV是制造2nm芯片的关键技术,对形成2nm全环绕栅极(GAA)结构至关重要。Rapidus是日本首家引进先进EUV设备的企业——2024年12月设备到货后仅3个月,即于2025年4月成功完成EUV曝光验证。 在不到三年时间内,Rapidus已达成IIM-1所有里程碑:2023年9月启动厂房建设2024年完成洁净室工程2025年6月完成200余台全球顶尖半导体设备联调公司正在开发兼容IIM-1的2nm工艺设计套件(PDK),计划2026年Q1向核心客户发布,同步搭建客户原型开发环境,预计2027年实现量产。
  • 《三星电子正在开发基于GAA技术的2nm制程工艺》

    • 来源专题:集成电路
    • 发布时间:2024-05-06
    • 据韩国商报4月30日报道,三星电子目前正在开发下一代“全环绕栅极”(GAA)技术,旨在应用于计划明年大规模生产的2纳米(nm)铸造工艺。 据业内人士4月29日透露,三星电子将于6月16日至20日在美国夏威夷举行的著名全球半导体会议“2024超大规模集成电路研讨会”上发表一篇关于第三代GAA特性在2-nm(SF2)工艺中的应用的论文。 超大规模集成电路(VLSI)研讨会被认为是世界上三大半导体会议之一,与国际固态电路会议(ISSCC)和国际电子器件会议(IEDM)一起讨论最新的半导体技术。 GAA技术是下一代晶体管技术,可调节、放大或切断半导体内的电流,三星电子在全球率先将其商业化。随着半导体越来越小,控制电流变得更具挑战性,但GAA重新设计了晶体管架构,以提高功率效率。 目前,三星电子是世界上唯一一家大规模生产这项技术的公司。三星于21世纪初开始研究GAA技术,并于2022年率先将其应用于3纳米代工厂的大规模生产。 然而,由于经济衰退、生产成本高以及移动等行业的客户有限,对3纳米工艺的需求并不多。在这种情况下,3纳米工艺的领导权已经转移到台积电,该公司正在与苹果合作。 作为回应,三星电子计划在今年内开始大规模生产第二代3纳米,并正在推进2纳米工艺的第三代GAA的引入,以确保GAA技术的领先地位。台积电和英特尔也计划采用下一代2纳米工艺中的GAA技术,这标志着该行业在竞争中迈出了一大步。 三星开发了名为“MBCFET”的专有GAA技术,随着技术的发展,该技术的性能和效率都有所提高。与之前的5纳米工艺相比,第一代3 nm GAA的工艺显示出23%的性能改进、16%的面积减少和45%的功耗减少。即将推出的第二代3 nm工艺预计将实现30%的性能提高、35%的面积减少和50%的功耗减少。预计第三代MBCFET的性能也将显著提高,功率损耗减少50%以上,并且由于面积减少,集成度更高。 三星电子也在努力通过其第三代GAA技术加强2纳米代工生态系统。三星目前与50多个IP合作伙伴合作,拥有4000多个IP头衔。今年早些时候,三星启动了与全球知识产权公司Arm的合作,以提高GAA流程的可访问性,旨在减少开发下一代产品的时间和成本,并确保在移动和高性能计算(HPC)中需要高性能、低功耗半导体的客户。