《西电郝跃院士团队实现硅与氮化镓晶圆级单片异质集成》

  • 来源专题:中国科学院文献情报制造与材料知识资源中心 | 领域情报网
  • 编译者: 冯瑞华
  • 发布时间:2020-08-07
  • 2020年7月,西安电子科技大学微电子学院关于硅与氮化镓异质集成芯片论文在国际半导体器件权威期刊IEEE Transactions on Electron Devices上发表,郝跃院士团队的张家祺博士和张苇杭博士为本论文的共同第一作者,张春福教授为论文的通讯作者。国际半导体行业著名杂志《Semiconductor Today》及时对成果进行了跟踪报道,受到国内外业界的关注。

    《Semiconductor Today》指出:中国西安电子科技大学研究团队研发的“转印与自对准刻蚀技术”有效地实现了晶圆级的异质集成,有望将多种不同的功能材料如硅、氮化镓等集成在晶圆级的单片上,以此为基础制造的器件及集成电路理论上具有更加多样强大的功能与更高的集成度。基于所研发的低成本转印与自对准刻蚀新技术,西安电子科技大学团队首次实现了晶圆级硅与氮化镓单片异质集成的增强型共源共栅晶体管,取得了硅和氮化镓晶圆级单片异质集成新突破。该新技术避免了昂贵复杂的异质材料外延和晶圆键合的传统工艺技术,有望成为突破摩尔定律的一条有效技术路径。

    氮化镓高功率器件在电力电子领域中受到越来越多的关注,在汽车电子、机电控制、光伏产业和各类电源系统中得到越来越多的应用。电力电子器件更加需要常关态增强型氮化镓功率器件,但由于异质结二维电子气形成原因,一般的氮化镓器件主要是耗尽型的。一种可行的方案是由一个增强型硅晶体管与一个耗尽型氮化镓晶体管级联组成共源共栅型增强型氮化镓器件,这种结构拥有稳定的正阈值电压并且与现有的栅驱动电路相兼容。此外,由于硅MOS结构的引入使得共源共栅氮化镓器件具有更大的与驱动电路兼容的栅压摆幅。

    然而,如何实现晶圆级单片集成Si-GaN共源共栅晶体管是一个十分困难的问题,因为这涉及到两种完全不同的半导体材料集成在同一个晶圆上。郝跃院士团队创新地提出了一种转印和自对准刻蚀方法,并首次实现了晶圆级的Si-GaN单片异质集成的共源共栅晶体管。这项技术和方法有望实现多种材料的大规模异质集成并基于此制造功能多样化的器件和电路,避免了昂贵且复杂的材料异质共生技术或晶圆键合工艺。

    通过转印和自对准刻蚀的新技术,使得硅器件与氮化镓器件的互连距离缩短至100μm以下,仅为传统键合线长度的5%。据估算,新型的共源共栅晶体管可以比传统键合方法减少98.59%的寄生电感。Si-GaN单片异质集成的共源共栅晶体管的阈值电压被调制为2.1V,实现了增强型器件。该器件栅压摆幅在栅漏电低于10-5mA/mm的范围内达到了±18V。经过大量器件测试和可靠性试验后,芯片之间的性能具有良好的一致性,这充分证明了转印和自对准刻蚀技术实现晶圆级单片集成共源共栅晶体管的巨大潜力和优势。

  • 原文来源:https://news.cnpowder.com.cn/56493.html
相关报告
  • 《西电郝跃院士团队实现硅与氮化镓晶圆级单片异质集成》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2020-08-07
    • 2020年7月,西安电子科技大学微电子学院关于硅与氮化镓异质集成芯片论文在国际半导体器件权威期刊IEEE Transactions on Electron Devices上发表,郝跃院士团队的张家祺博士和张苇杭博士为本论文的共同第一作者,张春福教授为论文的通讯作者。国际半导体行业著名杂志《Semiconductor Today》及时对成果进行了跟踪报道,受到国内外业界的关注。 《Semiconductor Today》指出:中国西安电子科技大学研究团队研发的“转印与自对准刻蚀技术”有效地实现了晶圆级的异质集成,有望将多种不同的功能材料如硅、氮化镓等集成在晶圆级的单片上,以此为基础制造的器件及集成电路理论上具有更加多样强大的功能与更高的集成度。基于所研发的低成本转印与自对准刻蚀新技术,西安电子科技大学团队首次实现了晶圆级硅与氮化镓单片异质集成的增强型共源共栅晶体管,取得了硅和氮化镓晶圆级单片异质集成新突破。该新技术避免了昂贵复杂的异质材料外延和晶圆键合的传统工艺技术,有望成为突破摩尔定律的一条有效技术路径。 氮化镓高功率器件在电力电子领域中受到越来越多的关注,在汽车电子、机电控制、光伏产业和各类电源系统中得到越来越多的应用。电力电子器件更加需要常关态增强型氮化镓功率器件,但由于异质结二维电子气形成原因,一般的氮化镓器件主要是耗尽型的。一种可行的方案是由一个增强型硅晶体管与一个耗尽型氮化镓晶体管级联组成共源共栅型增强型氮化镓器件,这种结构拥有稳定的正阈值电压并且与现有的栅驱动电路相兼容。此外,由于硅MOS结构的引入使得共源共栅氮化镓器件具有更大的与驱动电路兼容的栅压摆幅。 然而,如何实现晶圆级单片集成Si-GaN共源共栅晶体管是一个十分困难的问题,因为这涉及到两种完全不同的半导体材料集成在同一个晶圆上。郝跃院士团队创新地提出了一种转印和自对准刻蚀方法,并首次实现了晶圆级的Si-GaN单片异质集成的共源共栅晶体管。这项技术和方法有望实现多种材料的大规模异质集成并基于此制造功能多样化的器件和电路,避免了昂贵且复杂的材料异质共生技术或晶圆键合工艺。 通过转印和自对准刻蚀的新技术,使得硅器件与氮化镓器件的互连距离缩短至100μm以下,仅为传统键合线长度的5%。据估算,新型的共源共栅晶体管可以比传统键合方法减少98.59%的寄生电感。Si-GaN单片异质集成的共源共栅晶体管的阈值电压被调制为2.1V,实现了增强型器件。该器件栅压摆幅在栅漏电低于10-5mA/mm的范围内达到了±18V。经过大量器件测试和可靠性试验后,芯片之间的性能具有良好的一致性,这充分证明了转印和自对准刻蚀技术实现晶圆级单片集成共源共栅晶体管的巨大潜力和优势。
  • 《氮化镓晶体管的单片光电集成》

    • 来源专题:集成电路
    • 编译者:Lightfeng
    • 发布时间:2019-12-22
    • 根据《IEEE电子器件快报》,南京邮电大学首次将发光二极管(LED)和增强型金属氧化物半导体场效应晶体管(MOSFET)集成到硅基氮化镓(GaN)外延晶片上。该研究小组还展示了MOSFET在同一平台上控制氮化铟镓(InGaN)LED的能力。研究人员希望这种单片式光学电子集成电路(OEIC)可以实现智能照明、显示器和可见光通信(VLC)之类的应用。 硅衬底III型氮化物结构包括一个250nm InGaN / GaN多量子阱(MQW)层,该层夹在n型和p型GaN之间,用于发光二极管中,晶片的直径为2英寸,厚300μm。使用n-GaN作为源极和漏极形成晶体管,而沟道穿过未掺杂的GaN层。绝缘层和栅极电介质由100nm二氧化硅(SIO2)组成。通道长度为20μm,凹环中心的半径为135μm。蚀刻去除p-GaN和InGaN / GaN层。使用PECVD施加SiO2并通过反应离子蚀刻进行图案化。 在1V漏极偏置下,亚阈值行为非常差,研究人员希望通过四甲基氢氧化铵(TMAH)或氟处理来改善亚阈值行为,以减少凹槽侧壁的表面粗糙度。相比之下,阈值电压为6.01V,峰值跨导为3.78μS/ mm,导通电阻为7.96Ω-m,漏极偏压为0.1V。栅极和漏极泄漏电流分别为120nA / mm(0V漏极,12V栅极)和5μA/ mm(5V漏极,0V栅极)。 在直流测试中,在12V栅极电势下的最小导通电阻为5Ω-m。该团队评论说:“尽管与一些已发布的基于GaN的FET相比,其输出电流相对较低,但MOSFET仍可以满足众多低功耗应用的要求,尤其是用于电流从几微安到几百微安的微型LED。”