《与台积电争晶圆代工头牌 三星向ASML订购15台EUV设备》

  • 来源专题:集成电路
  • 编译者: shenxiang
  • 发布时间:2019-10-21
  • 根据韩国媒体报导,为了期望在2030年达到成为全球第1半导体大厂的目标,并且力图在半导体晶圆代工领域超越龙头台积电,抢占未来2到3年因为5G商用化所带来的半导体市场需求,三星电子日前已经向全球微影曝光设备大厂ASML订购15台先进EUV设备!

    由于微影曝光设备一直被认为是克服半导体制程技术微缩限制的关键设备,其单价高达1.8亿美元。不过,报导指出,三星电子最近发出一份意向书(LOI),向ASML购买价值3兆韩元(约27.5亿美元)的EUV设备,并且预计分3年时间进行交货。市场人士表示,由于三星增加EUV设备订单,代表三星即将在晶圆代工生产线上进行大规模投资。

    若三星此次订购消息属实,其订购的15台EUV设备将占ASML于2020年总出货量的一半。2012年,三星电子收购ASML的3%股份,以期望能在取的最新微影曝光设备。为了超越晶圆代工龙头台积电,在如此大胆的投资基础上,通过提供技术竞争力来吸引客户会是三星积极采用的方式。

    目前,三星电子的客户包括高通、英伟达、IBM和SONY。但是,台积电方面更是筑起了难以超越的门槛,包括全数苹果iPhone处理器的订单,加上华为海思、AMD、赛灵思等大客户支持。

    之前,台积电原本计划2019年资本支出将为110亿美元,其中八成将投资于7纳米以下的更先进的制程技术。但是,在17日的法人说明会上,台积电更加预计的资本支出一举提高到140亿美元到150亿美元之间,其中增加的15亿元经费经用在7纳米制程,25亿元经费则将用在5纳米制程上。

    因为,台积电目前的7纳米+与未来的5纳米都将采用EUV技术。所以,增加出来的资本支出势必也将会在EUV设备上多所着墨,使三星的压力更加巨大。

    根据统计资料显示,2019年第3季全球晶圆代工领域,台积电以市占率50.5%稳坐龙头宝座,而近年努力发展先进制程的三星电子,则以18.5%的市占率位居第二。然而,三星积极抢攻市场商机,使得近期频繁发布其晶圆代工领域的投资计划,就可以了解其企图心。

    整体来说,三星电子计划到2030年投资133兆韩元的资金来提升半导体业务。根据三星的计划,133兆韩元的投资中,有73兆韩元是用于技术开发,60兆韩元则是用于兴建晶圆厂设施,这预计会创造1.5万个就业机会。

    而三星的目标是在2030年时不仅保持存储芯片的领先,还要在逻辑芯片领域成为领导者。不过,面对台积电持续增加的研发与投资支出,三星能否在竞争中有所斩获,值得大家后续拭目以待。

相关报告
  • 《台媒digitimes报道台积电5nm晶圆每片成本近乎1.7万美元》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2020-10-10
    • 据digitimes报道,美国智库CSET的报告显示,以5nm节点制造的12英寸晶圆成本约1.6988万美元,远高于7nm节点制造的相同规格9346美元的成本。若使用600平方毫米晶粒(大小约相当于NVIDIA RTX 3080和3090所使用的GA102 GPU),7nm和5nm节点每个芯片成本分别约233美元和238美元。 Tech Spot报道指出,5nm芯片成本更高除了因为其是新产品外,另一个重要原因是需要特殊的处理,5nm芯片重度仰赖极紫外光(EUV)技术,每台EUV机器要价1.2亿美元,昂贵的设备推高了成本,而且每一片5nm晶圆可能需要14层以上EUV光罩。 根据官方数据,相较于7nm(第一代DUV),5nm芯片能够提供1.8倍的逻辑密度、速度提升15%,或功耗降低30%。而且5nm节点据称也有较好的良率,基于这些优点,尽管台积电5nm芯片造价不斐,市场需求仍旺盛。 此前供应链透露,AMD、英伟达、联发科、高通与苹果即将迎来出货旺季,已陆续加大5nm订单。台积电5nm目前由每月5万片逐步提升,原定2021年上半8万~9万片月产能目标,近日已上调至10.5万片。 据digitimes报道,美国智库CSET的报告显示,以5nm节点制造的12英寸晶圆成本约1.6988万美元,远高于7nm节点制造的相同规格9346美元的成本。若使用600平方毫米晶粒(大小约相当于NVIDIA RTX 3080和3090所使用的GA102 GPU),7nm和5nm节点每个芯片成本分别约233美元和238美元。 Tech Spot报道指出,5nm芯片成本更高除了因为其是新产品外,另一个重要原因是需要特殊的处理,5nm芯片重度仰赖极紫外光(EUV)技术,每台EUV机器要价1.2亿美元,昂贵的设备推高了成本,而且每一片5nm晶圆可能需要14层以上EUV光罩。 根据官方数据,相较于7nm(第一代DUV),5nm芯片能够提供1.8倍的逻辑密度、速度提升15%,或功耗降低30%。而且5nm节点据称也有较好的良率,基于这些优点,尽管台积电5nm芯片造价不斐,市场需求仍旺盛。 此前供应链透露,AMD、英伟达、联发科、高通与苹果即将迎来出货旺季,已陆续加大5nm订单。台积电5nm目前由每月5万片逐步提升,原定2021年上半8万~9万片月产能目标,近日已上调至10.5万片。
  • 《台积电、三星争霸2nm工艺》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2020-02-10
    • 根据台积电的规划,他们今年上半年就会量产5nm EUV工艺,下半年产能会提升到7-8万片晶圆/月,今年的产能主要是供给苹果和华为。台积电的3nm工艺工艺今年也会启动建设, 三星更是抢先宣布了3nm GAA工艺 。 根据三星的说法,与5nm制造工艺相比,3nm GAA技术的逻辑面积效率提高了35%以上,功耗降低了50%,性能提高了约30%。 为了确保在5nm之后保持优势,三星、台积电都会投入巨额资金,去年,三星宣布了一项高达133万亿韩元(约合1118.5亿美元)的投资计划,目标是到2030年成为全球最大的“系统级芯片”( SoC)制造商。 台积电已经开始投建30公顷(30万平米)的新晶圆厂,投资195亿美元(约合1370亿元),计划2023年量产3nm。 3nm工艺也不是摩尔定律的终点,三星及台积电,还有Intel都在开展研究,只不过现在还很遥远,台积电最乐观的看法是2024年量产2nm工艺。 但是3nm及未来2nm、甚至1nm工艺,最大的问题不是技术研发,即便攻克了技术难题,这些新工艺最大的问题在于——没人用得起,为了解决工艺问题,这些公司会投入巨额资金研发,同时建设一座3nm或者2nm级别的晶圆厂都是百亿美元起的。 不光是晶圆代工厂要烧钱,芯片设计公司也要跟着烧钱,之前的报告显示7nm芯片研发就要3亿美元的投资了, 5nm工艺要5.42亿美元,3nm及2nm工艺还没数据,但起步10亿美元是没跑了 。 问题在于,等到3nm、2nm节点的时候,对这类高端工艺有需求并且能够控制住成本的公司就没几家了,现在的5nm工艺就只有华为、苹果这样的土豪公司才用得起了(AMD最快也要明年才有戏),再往下发展,3nm、2nm节点恐怕全球也没几家用得起了,相比先进工艺带来的性能、密度、功耗优势,直线上涨的成本才是问题。