《台积电与ARM展示业界首款7纳米Arm核心CoWoS小芯片系统》

  • 来源专题:集成电路
  • 编译者: shenxiang
  • 发布时间:2019-10-03
  • 高效能运算领域的领导厂商arm与晶圆代工龙头台积电26日共同宣布,发布业界首款采用台积电先进的CoWoS封装解决方案,内建arm多核心处理器,并获得硅晶验证的7纳米小芯片(Chiplet)系统。

    台积电表示,此款概念性验证的小芯片系统成功地展现在7纳米FinFET制程及4GHz arm核心的支援下打造高效能运算的系统单芯片(System-on-Chip,SoC)之关键技术。同时也向系统单芯片设计人员演示运作时脉4GHz的芯片内建双向跨核心网状互连功能,及在台积电CoWoS中介层上的小芯片透过8Gb/s速度相互连结的设计方法。

    台积电进一步指出,不同于整合系统的每一个元件放在单一裸晶上的传统系统单芯片,将大尺寸的多核心设计分散到较小的小芯片设计更能完善支持现今的高效能运算处理器。

    此高效的设计方式可让各项功能分散到以不同制程技术生产的个别微小裸晶,提供了灵活性、更好的良率、及节省成本的优势。

    小芯片必须能够透过密集、高速、高频宽的连结来进行彼此沟通,才能确保最佳的效能水准,为了克服这项挑战,此小芯片系统采用台积电所开发的Low-voltage-INPackage-INterCONnect(LIPINCONTM)独特技术,资料传输速率达8Gb/s/pin,并且拥有优异的功耗效益。

    另外,此款小芯片系统建置在CoWoS中介层上由双个7纳米生产的小芯片组成,每一小芯片包含4个arm Cortex–A72处理器,以及一个芯片内建跨核心网状互连汇流排,小芯片内互连的功耗效益达0.56pJ/bit、频宽密度1.6Tb/s/mm2、0.3伏LIPINCON介面速度达8GT/s且频宽速率为320GB/s。此小芯片系统于2018年12月完成产品设计定案,并已于2019年4月成功生产。

    arm资深副总裁暨基础设施事业部总经理Drew Henry表示,这次与我们长期伙伴台积电协作的最新概念性验证成果,结合了台积电创新的先进封装技术与arm架构卓越的灵活性及扩充性,为将来生产就绪的基础架构系统单芯片解决方案奠定了绝佳的基础。

    台积电技术发展副总经理侯永清博士表示,此款展示芯片呈现出我们提供客户系统整合能力的绝佳表现,台积电的CoWoS先进封装技术及LIPINCON互连介面能协助客户将大尺寸的多核心设计分散到较小的小芯片组,以提供更优异的良率与经济效益。arm与台积电的本次合作更进一步释放客户在云端到边缘运算的基础架构应用上高效能系统单芯片设计的创新。

相关报告
  • 《台积电评估在美国建造一座先进的2纳米芯片工厂》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2020-03-20
    • 3月17日消息,据国外媒体报道,芯片代工商台积电正在加紧评估是否要在美国建造一座先进的2纳米芯片工厂。 由于安全方面的担忧,美国政府希望该公司在美国本土生产。而两名消息人士表示,台积电正积极考虑在美国建厂,新工厂生产的半导体会比苹果公司即将用在今年最新5G iPhone中的5纳米芯片还要先进。 目前,台积电正在寻找生产2纳米芯片的地点。一位了解台积电计划的消息人士称,该公司正考虑在美国生产2纳米芯片。 按照台积电给出的指标显示,2纳米工艺是一个重要节点。几十年来,半导体行业进步都遵循着“摩尔定律”。摩尔定律表明:每隔18至24个月,集成电路上可容纳的元器件数目便会增加一倍,芯片的性能也会随之翻一番。 台积电向包括苹果、华为、高通和英伟达在内的几乎所有全球芯片开发商供货。其中,苹果和华为海思是台积电5nm工艺的首批两大客户。 由于台积电在5nm技术方面处于领先地位,苹果订单占据了其大部分产能。供应链人士称,苹果包下了台积电三分之二的5nm产能。 此前,供应链消息人士透露,台积电将独家代工苹果A14处理器,预计将从今年第二季度开始量产。这款该处理器将采用台积电的5nm制造工艺,而不是A12和A13的7nm制造工艺。 华为几乎所有用于智能手机、服务器和其他电信设备的先进处理器和调制解调器芯片都依靠台积电来生产。华为已成为台积电的第二大客户,仅次于苹果公司,它贡献的营收占台积电总营收的10%以上。
  • 《华为首次公开ARM服务器芯片:7nm+64核心》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2018-12-25
    • 12月21日,在智能计算大会暨中国智能计算业务战略发布会,华为正式发布ARM服务器计算芯片,型号为“Hi1620”,据悉,这是华为的第四代服务器平台。 华为表示该芯片将在2019年推出,采用台积电7nm工艺制造,在ARMv8架构的基础上,华为自主设计了代号“TaiShan”(泰山)的核心,支持48核心、64核心配置。 新的Hi1620单路将配备24至64个内核,运行频率为2.4-3.0 GHz;每核心配置512KB二级缓存和1MB三缓。 存储方面Hi1620最高支持8通道DDR4-3200;IO方面Hi1620可支持40个PCIe 4.0通道,这个数字小于Hi1616的46个通道。 此外,Hi1620还将支持CCIX、双100GbE MAC(十万兆网络连接)、4个USB 3.0、16个SAS3.0接口和2个SATA 3.0接口。 Hi1620的封装尺寸为60x75mm ,相比上一代Hi1616的57.5x57.5mm大了一点。不过华为官方表示,Hi1620将功耗控制在100W至200W的范围内,即24核对应100W,64核对应200W。 此外大会上,华为首次宣布,2019年将正式推出全球首个智能SSD管理芯片“Hi1711”。