《三星计划2021年推GAA技术3纳米制程》

  • 来源专题:半导体工艺技术
  • 编译者: shenxiang
  • 发布时间:2019-05-20
  • 在先进制程的发展上,台积电与三星一直有着激烈的竞争。虽然,台积电已经宣布将在 2020 年正式量产 5 纳米制程。不过,三星也不甘示弱,预计透过新技术的研发,在 2021 年推出 3 纳米制程的产品。根据三星表示,其将推出的 3 纳米制程产品将比当前的 7 纳米制程产品效能提升 35%,能耗也再降低 50%,而且芯片的面积也再减少 45%。

    根据外媒报导,三星 14 日于美国加州所举办的晶圆制造论坛 (Samsung Foundry Forum) 上宣布,目前三星正在开发一项名为 ?环绕栅极 (gate all around,GAA) ? 的技术,这个被称为当前 FinFET 技术进化版的生产技术,能够对芯片核心的晶体管进行重新设计和改造,使其更小更快。三星指出,预计 2021 年透过这项技术所推出的 3 纳米制程技术,将能使得三星在先进制程方面与台积电及英特尔进行抗衡,甚至超越。而且,能够解决芯片制造缩小过程中所带来的工程难题,以延续摩尔定律的持续发展。

    而根据国际商业战略咨询公司 (International Business Strategies) 执行长 Handel Jones 表示,目前三星正透过强大的材料研究让晶圆制造技术获得发展。而在 GAA 的技术发展上,三星大约领先台积电 1 年的时间,而英特尔封面则是落后三星 2 到 3 年。三星也强调,GAA 技术的发展能够期待未来有更好的图形技术,人工智能及其他运算的进步,以确保未来包括智能型手机、手表、汽车、以及智慧家庭产品都能够有更好的效能。

    事实上,之前三星就宣布将在未来 10 年内投资1,160 亿美元来发展非存储器项目的半导体产业,以成为未来全球的半导体产业霸主。其中,透过 GAA 技术发展的 3 纳米制程技术就是其中重要的关键。三星希望藉此吸引包括苹果、NVIDIA、高通、AMD 等目前台积电客户的青睐,以获取更多晶圆生产上的商机。

相关报告
  • 《三星电子正在开发基于GAA技术的2nm制程工艺》

    • 来源专题:集成电路
    • 发布时间:2024-05-06
    • 据韩国商报4月30日报道,三星电子目前正在开发下一代“全环绕栅极”(GAA)技术,旨在应用于计划明年大规模生产的2纳米(nm)铸造工艺。 据业内人士4月29日透露,三星电子将于6月16日至20日在美国夏威夷举行的著名全球半导体会议“2024超大规模集成电路研讨会”上发表一篇关于第三代GAA特性在2-nm(SF2)工艺中的应用的论文。 超大规模集成电路(VLSI)研讨会被认为是世界上三大半导体会议之一,与国际固态电路会议(ISSCC)和国际电子器件会议(IEDM)一起讨论最新的半导体技术。 GAA技术是下一代晶体管技术,可调节、放大或切断半导体内的电流,三星电子在全球率先将其商业化。随着半导体越来越小,控制电流变得更具挑战性,但GAA重新设计了晶体管架构,以提高功率效率。 目前,三星电子是世界上唯一一家大规模生产这项技术的公司。三星于21世纪初开始研究GAA技术,并于2022年率先将其应用于3纳米代工厂的大规模生产。 然而,由于经济衰退、生产成本高以及移动等行业的客户有限,对3纳米工艺的需求并不多。在这种情况下,3纳米工艺的领导权已经转移到台积电,该公司正在与苹果合作。 作为回应,三星电子计划在今年内开始大规模生产第二代3纳米,并正在推进2纳米工艺的第三代GAA的引入,以确保GAA技术的领先地位。台积电和英特尔也计划采用下一代2纳米工艺中的GAA技术,这标志着该行业在竞争中迈出了一大步。 三星开发了名为“MBCFET”的专有GAA技术,随着技术的发展,该技术的性能和效率都有所提高。与之前的5纳米工艺相比,第一代3 nm GAA的工艺显示出23%的性能改进、16%的面积减少和45%的功耗减少。即将推出的第二代3 nm工艺预计将实现30%的性能提高、35%的面积减少和50%的功耗减少。预计第三代MBCFET的性能也将显著提高,功率损耗减少50%以上,并且由于面积减少,集成度更高。 三星电子也在努力通过其第三代GAA技术加强2纳米代工生态系统。三星目前与50多个IP合作伙伴合作,拥有4000多个IP头衔。今年早些时候,三星启动了与全球知识产权公司Arm的合作,以提高GAA流程的可访问性,旨在减少开发下一代产品的时间和成本,并确保在移动和高性能计算(HPC)中需要高性能、低功耗半导体的客户。
  • 《三星电子展示3D晶圆封装技术 可用于5纳米和7纳米制程》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2020-08-19
    • 据台湾媒体报道,三星电子成功研发3D晶圆封装技术“X-Cube”,称这种垂直堆叠的封装方法,可用于7纳米制程,能提高该公司晶圆代工能力。 图片来自三星电子官方 三星的3D IC封装技术X-Cube,采用硅穿孔科技(through-silicon Via、简称TSV),能让速度和能源效益大幅提升,以协助解决次世代应用严苛的表现需求,如5G、人工智能(AI)、高效能运算、行动和穿戴设备等。 三星晶圆代工市场策略的资深副总裁Moonsoo Kang表示,三星的新3D整合技术,确保TSV在先进的极紫外光(EUV)制程节点时,也能稳定联通。 三星称,X-Cube可用于5纳米和7纳米制程。有了X-Cube技术,IC设计师打造符合自身需求的定制化解决方案时,将有更多灵活性。