《欧盟大力投资 RISC-V开源架构寻求芯片独立性》

  • 来源专题:集成电路
  • 发布时间:2024-03-04
  • 据Eetimes网站3月1日报道,欧盟最近提出了多项举措来促进基于 RISC-V 的芯片的开发,旨在减少欧洲对美国和亚洲芯片制造商的依赖。这项工作由巴塞罗那超级计算中心领导,该中心一直是 RISC-V 技术开发的先驱。

    RISC-V 是一种开源指令集架构,没有任何一家公司垄断拥有。这使得它对欧盟来说是一个有吸引力的选择,可以提供更大的灵活性和安全性。巴塞罗那超级计算中心 (BSC) 是欧洲领先的研究中心之一,在基于 RISC-V 的芯片的开发中发挥着关键作用。

    为了更多地了解欧洲半导体计划和 BSC 的作用,EE Times 采访了巴塞罗那超级计算机中心主任 Mateo Valero 和 BSC 首席研究工程师 Teresa Cervero。BSC 领导着多个 RISC-V 项目,包括欧洲处理器计划(EPI) 及其衍生OpenChip项目。EPI 是一个耗资 7000 万欧元的项目,旨在开发新一代高性能 RISC-V 处理器。OpenChip 是一家将 BSC 的 RISC-V 技术商业化的公司。BSC开始使用Lagarto系列 CPU 制造芯片,并于 2019 年 5 月首次流片,采用 65 纳米工艺。

    Valero表示,BSC正在开发第四代 Lagarto 核心,目标是在不久的将来实现 7 纳米及更高工艺。BSC还与其他欧洲公司和研究机构合作开发完整的RISC-V生态系统,包括软件工具、编译器和操作系统。BSC 希望在下一代 MareNostrum 6 中使用 RISC-V 处理器。

    原文链接:

    https://eurohpc-ju.europa.eu/inauguration-marenostrum-5-europe-welcomes-new-world-class-supercomputer-2023-12-21_en

    https://www.bsc.es/news/bsc-news/european-supercomputer-marenostrum-5-starts-bsc

  • 原文来源:https://www.eetimes.com/european-union-seeks-chip-sovereignty-using-risc-v/
相关报告
  • 《瑞萨推出RISC-V语音识别芯片》

    • 来源专题:新一代信息技术
    • 编译者:张卓然
    • 发布时间:2023-06-09
    • 瑞萨电子开发了其首款RISC-V微控制器,该微控制器专为使用Andes IP的语音识别接口系统而设计。   R9A06G150 32位专用处理器(ASSP)提供了一个完整、经济高效、可用于生产的语音控制系统,无需RISC-V工具和前期软件投资。   该芯片使用独立设计公司开发的专用应用程序代码进行预编程,支持多种语言和用户定义的关键字进行语音识别操作。该芯片针对住宅和商业楼宇自动化、家用电器、玩具和医疗保健设备,生态系统合作伙伴可以为批量生产提供交钥匙语音控制应用程序。   应用程序代码由领先的独立设计公司、语音识别技术专家赛微科技(Cyberon)和专门从事嵌入式解决方案的系统集成商Orbstar开发。正如他们对瑞萨之前的电机控制ASSP所做的那样,Segge微控制器将通过其完整的生态系统(包括嵌入式工作室和J-Link)为语音控制ASSP提供支持。   该芯片使用基于AndeStar V5架构的AndesCore D25F CPU内核,运行频率为10兆赫,具有256K程序闪存、128K RAM和16KB数据闪存。专用音频PDM和SSI接口块提供与麦克风和编解码器的无缝连接,与低成本模拟麦克风和输出兼容,由外部主机通过SCI/Uart、SPI、I3C或I2C接口控制。封装在48、32或24引脚的方形扁平封装中,用于低成本设计。
  • 《印度研制出第一款RISC-V芯片原型Shakrti》

    • 来源专题:集成电路
    • 编译者:shenxiang
    • 发布时间:2018-08-02
    • 据报道,印度研制出了第一款 RISC-V 芯片原型 Shakrti。 RISC-V 是基于精简指令集(RISC)原则的一个开源指令集 架构 。与大多数指令集相比,RISC-V 指令集可以自由地用于任何目的,允许任何人设计、 制造 和 销售 RISC-V 芯片和 软件 。 Shakrti 项目得到了印度政府的资助,包含从微控制器到多核处理器甚至面向 HPC 等应用的多个版本。 Shakrti首个面世的原型是低功耗版本,频率为 400MHz,开发者称该原型是为民用核反应堆的控制系统设计的。中国政府也对 RISC-V 架构 很感兴趣。 RISC-V成为印度国家指令集. 2011年,加州大学伯克利分校发布了开放指令集RISC-V,并很快建立起一个开源软硬件生态系统。很多企业开始将RISC-V集成到 产品 中,例如全球第一大硬盘产商西部数据(Western Digital)将把每年各类存储 产品 中嵌入的10亿个处理器核换成RISC-V。 印度政府则大力资助基于RISC-V的处理器项目,使RISC-V成为了印度的事实国家指令集。 2011年,印度开始实施处理器战略计划,在全国范围资助2-3个研制处理器的项目。印度理工学院马德拉斯分校(Indian Institute of Technology,Madras)的G. S. Madhusudan与V. Kamakoti教授在该计划支持下启动了SHAKTI处理器项目,目标是研制与IBM PowerPC兼容的处理器。为了获得合法授权,SHAKTI项目组与IBM开展了合作谈判,但始终未能达成一致。 与此同时,加州大学伯克利分校推出了一套开放指令集RISC-V,其原型芯片也于2013年1月成功流片。于是2013年SHAKTI项目组毅然放弃PowerPC,全面拥抱RISC-V——将项目目标调整为研制6款基于RISC-V指令集的开源处理器核,涵盖了32位的单核微控制器、64核64位高性能处理器和 安全 处理器等多个应用领域。项目目标的临时调整不仅未受到指责,反而得到了政府更大力度的支持,调整后的SHAKTI项目获得了9000万美元的经费支持。 另一边,2016年1月,曾长期开展超级计算机研究的先进计算发展中心(Centre for Development of Advanced Computing,C-DAC)获得印度电子信息技术部4500万美元的资助,目标研制一款基于RISC-V指令集的2GHz四核处理器。在印度政府支持的另一个关于神经形态加速器(neuromorphic accelerator)项目中,也将RISC-V作为计算主核心。 过去几年,随着印度政府资助的处理器相关项目都开始向RISC-V靠拢,RISC-V成为了印度的事实国家指令集。