《清华大学钱鹤、吴华强团队在《自然》发文 研制首款多阵列忆阻器存算一体系统》

  • 来源专题:光电情报网信息监测服务平台
  • 编译者: husisi
  • 发布时间:2020-03-05
  • 近日,清华大学微电子所、未来芯片技术高精尖创新中心钱鹤、吴华强教授团队与合作者在《自然》在线发表了题为“Fullyhardware-implementedmemristorconvolutionalneuralnetwork”的研究论文,报道了基于忆阻器阵列芯片卷积网络的完整硬件实现。该成果所研发的基于多个忆阻器阵列的存算一体系统,在处理卷积神经网络(CNN)时的能效比图形处理器芯片(GPU)高两个数量级,大幅提升了计算设备的算力,成功实现了以更小的功耗和更低的硬件成本完成复杂的计算。

    随着人工智能应用对计算和存储需求的不断提升,集成电路芯片技术面临诸多新的挑战。一方面,随着摩尔定律放缓,通过集成电路工艺微缩的方式获得算力提升越来越难,另一方面,在传统架构中,计算与存储在不同电路单元中完成,会造成大量数据搬运的功耗增加和额外延迟。阿里达摩院在2020年1月发布了《2020十大科技趋势》报告,其中第二大趋势为“计算存储一体化突破AI算力瓶颈”。报告指出:“数据存储单元和计算单元融合为一体,能显著减少数据搬运,极大提高计算并行度和能效。计算存储一体化在硬件架构方面的革新,将突破AI算力瓶颈”。基于忆阻器的新型存算一体架构可以利用欧姆定律和基尔霍夫电流定律的实现基于物理定律的原位计算(ComputeonPhysics),打破传统架构中的算力瓶颈问题,满足人工智能等复杂任务对计算硬件的高需求。

    当前国际上的相关研究还停留在简单网络结构的验证,或者基于少量器件数据进行的仿真,基于忆阻器阵列的完整硬件实现仍然有很多挑战:器件方面,制备高一致、可靠的多值忆阻器阵列仍是挑战;系统方面,受忆阻器的阻变机理制约,器件固有的非理想特性(如器件间波动,器件电导卡滞,电导状态漂移等)会导致计算准确率降低;架构方面,忆阻器阵列实现卷积功能需要以串行滑动的方式连续采样、计算多个输入块,无法匹配全连接结构的计算效率。

    钱鹤、吴华强教授团队通过优化材料和器件结构,成功制备出了高性能的忆阻器阵列。为解决器件非理想特性造成的系统识别准确率下降问题,提出一种新型的混合训练算法,仅需用较少的图像样本训练神经网络,并通过微调最后一层网络的部分权重,使存算一体架构在手写数字集上的识别准确率达到96.19%,与软件的识别准确率相当。与此同时,提出了空间并行的机制,将相同卷积核编程到多组忆阻器阵列中,各组忆阻器阵列可并行处理不同的卷积输入块,提高并行度来加速卷积计算。在此基础上,该团队搭建了全硬件构成的完整存算一体系统,在系统里集成了多个忆阻器阵列,并在该系统上高效运行了卷积神经网络算法,成功验证了图像识别功能,证明了存算一体架构全硬件实现的可行性。

    近年来,钱鹤、吴华强教授团队长期致力于面向人工智能的存算一体技术研究,从器件性能优化、工艺集成、电路设计及架构与算法等多层次实现创新突破,先后在《自然通讯》(NatureCommunications)、《自然电子》(NatureElectronics)、《先进材料》(AdvancedMaterials)等期刊以及国际电子器件会议(IEDM)、国际固态半导体电路大会(ISSCC)等顶级学术会议上发表多篇论文。

    清华大学微电子所吴华强教授是本论文的通讯作者,清华大学微电子所博士生姚鹏是第一作者。该研究工作得到了国家自然科学基金委、国家重点研发计划、北京市科委、北京信息科学与技术国家研究中心及华为技术有限公司等支持。

相关报告
  • 《忆阻器的重新审视》

    • 来源专题:纳米科技
    • 编译者:郭文姣
    • 发布时间:2018-05-17
    • 技术创新既需要对过去的理解,也需要对未来有清晰的展望——正如memristive devices的发展所阐明的那样。 这个月标志着惠普实验室的研究人员报告了10年。乍一看,他们的单片纳米级记忆装置就像一个普通的双端电阻,但仔细观察就能发现更复杂的东西。横截面视图显示设备的三层:一层由二氧化钛夹在两个铂电极之间的“存储”层。这种内部存储层可以通过电刺激进行动态的重新配置,这种重构会产生一种记忆效应,设备的阻力取决于流经它的电流的历史。至关重要的是,一旦电源被移除,这个程序状态就不会消失。这种无源器件的功能不能被任何基本的双端电路元件(电阻、电容和电感器)的任何组合所复制,因此,它被标记为丢失的电路element2。 忆阻器的历史是迷人的,而且是长久的。在本期《自然电子》(Nature Electronics)杂志的逆向工程专栏文章中,Leon Chua解释了如何在1964年的普渡大学(Purdue University)修改过时的电路分析课程,让他第一次提出了这个装置。在1971年,Chua报告了他对一种装置的预测,这种装置的行为就像一个带有记忆的非线性电阻,然后他将其称为记忆体(记忆和电阻器的收缩)。37年后,由r·斯坦利·威廉姆斯(R. Stanley Williams)领导的惠普实验室(Hewlett Packard Labs)的团队将他们的实验观察与Chua的理论预测联系在一起,发现了第四种基本电路元素。 虽然这个基本的叙述——一个长期的理论概念和实验确认的例子——是有吸引力的,但记忆装置的历史更复杂。对非易失性的电阻转换的研究——换句话说,是记忆性行为——早在1960年就开始了。值得注意的是,对这种行为的研究可以追溯到1800s4早期,因此比电阻器(1827年的欧姆)和电感器(1831年的法拉第)都早。 一项新兴技术最初被抛弃或遗忘的原因可能有很多。对早期的记忆技术来说,时机很可能是一个问题:20世纪70年代,硅技术和数字计算革命取得了巨大进展。只要硅技术继续取得重大进展,人们就不太可能把注意力集中在记忆技术上。 最近,硅技术的进步已经减弱,对记忆技术的兴趣也在增强。魏鲁和他的同事们在基于记忆系统的电子产品的未来上撰文指出,记忆技术可以在三个方面有所帮助:芯片内存和存储,内存计算,以及生物激发的计算。以电阻性随机存取存储器的形式,密集封装的memristive devices可以直接集成在处理器芯片上。这样的配置可以通过消除处理器和内存之间的缓慢和能量密集型的芯片外通信来提高整体的能源效率和计算速度。内存中的计算采用了将处理器和内存之间的通信减少到极点的想法,创建了在计算和内存之间没有物理分离的系统。通过神经形态计算系统,记忆装置被设计成模拟生物突触和神经元。 正如鲁和他的同事所解释的那样,记忆装置具有许多对电子产品有利的特性。它们可以按比例缩小到低于10 nm的特征尺寸,保持记忆状态数年,并使用纳秒级的时间尺度转换。此外,这些设备可以提供长时间的写擦力,并且可以使用低电流的水平来编程(关于纳米安培的顺序)。然而,作者也承认,将上述所有属性结合起来的单一材料系统仍然难以捉摸。 对于任何设备的技术开发来说,关键是要了解管理其操作的底层流程。在设备层面,近年来已经获得了相当多的关于内存转换的见解,主要是由于开发了高级的特性工具,可以探测驱动转换的过程。在这一期的一篇评论文章中,Yuchao Yang和Ru Huang研究了在氧化物记忆电阻器中用于描述记忆转换的不同技术,并基于每种方法的相对优势和弱点,提出了对这些器件进行物理表征的一般框架。 对记忆行为的研究超越了威廉姆斯及其同事在惠普实验室的工作,而对过去的了解当然是研究中必不可少的。但观察(或重新观察)的价值是什么,却没有意义?威廉姆斯和他的同事们,以蔡美儿37年前的富有想象力的洞察力为基础,重建了记忆技术,并激发了新一代的研究人员去追求这项技术。在2008年的论文中,惠普实验室的研究小组建议,记忆电阻器可以用来传递诸如“ultradense,半非易变的记忆和学习网络,需要类似突触的功能”的应用。今天,这些应用程序exist5。它往往既是对过去的理解,也是推动创新的未来的清晰愿景。
  • 《清华大学任天令教授团队首次研制出双模式晶圆级二维二硫化钼导电细丝晶体管》

    • 来源专题:中国科学院文献情报制造与材料知识资源中心 | 领域情报网
    • 编译者:冯瑞华
    • 发布时间:2019-02-20
    • 2月4日,清华大学微纳电子学系任天令教授团队在《美国化学学会纳米》 (ACS Nano)在线发表了题为《超低亚阈值摆幅,超高开关比双模式二硫化钼导电细丝晶体管》(“Two-Mode MoS2 Filament Transistor with Extremely Low Subthreshold Swing and Record High On/Off Ratio”)的研究论文,首次在埋栅双层二硫化钼(MoS2)晶体管沟道和漏极之间插入阻变层,在不同的电压条件下分别实现了超低亚阈值摆幅(模式一)和拥有超高开关比的准零维接触(模式二)。 现如今,随着摩尔定律发展,单片集成的晶体管数量越来越多,由此来带的小尺寸效应等问题更加突显,如何进一步降低晶体管亚阈值斜率摆幅来实现低功耗的亚阈值区1/0数字信号切换,增大单个晶体管开关比和开态电流来实现更好的关断特性和驱动能力,成为了研究的热点和难点。近年来新型晶体管如隧穿晶体管和负电容晶体管被研制出来以解决这一难题。与上述两类晶体管不同,本工作采用了全新的结构,创造性结合了埋栅双层二硫化钼晶体管和导电桥式随机存取存储器(CBRAM)阻变层,构建了双模式二硫化钼“导电细丝晶体管”,该晶体管可以工作在超低亚阈值斜率(模式一)和超高晶体管电流开关比(模式二)两种模式中,为上述问题提供了新的解决方案。 图 1. (a)二硫化钼导电细丝晶体管模式一运行示意图;(b)晶圆级导电细丝晶体管阵列;(c)导电细丝晶体管的扫描电子显微镜图;(d)模式一下晶体管源漏电流和栅极电压在不同漏极偏置下的传输曲线。 在模式一中,通过施加不同极性的漏极偏置和不同方向的栅极扫描电压,调控漏极和沟道间阻变层电场大小和方向,使得阻变层中的导电细丝导通和断裂。在其导通和断裂的瞬间,沟道电流发生突变从而实现超低的亚阈值斜率(图1a)。利用化学气相淀积生长的大面积二硫化钼薄膜使得该器件可达到晶圆级制备规模 (图1b)。其器件结构如图1c所示,在该器件中获得了2.26 mV/dec的超低亚阈值斜率(图1d)。 图 2. (a)二硫化钼导电细丝晶体管模式II运行示意图;(b)模式二下该晶体管的栅控电流传输曲线和栅极漏电流;(c)准零维结构晶体管(模式二)和对照组传统三维接触的开态电流对比。 在模式二中,由于上述阻变层形成导电细丝的直径在亚10纳米,从而在漏电极和沟道间形成准零维接触,大大降低传统接触中电子散射现象(图2a),实现超高栅控沟道电流的开关比 (2.6×109,图2b),相比于传统电极接触二硫化钼晶体管对照组,开态电流提高了约50倍(图2c)。此外,埋栅结构的使用相较于传统背栅晶体管能进一步地增强栅控能力。同时相比于顶栅晶体管而言,绕过了在二维薄膜上生长介质材料不均匀的难题。 微纳电子系博士生王雪峰和助理教授田禾为论文共同第一作者,任天令教授及其团队教师为论文通讯作者。 任天令教授长期致力于二维材料基础研究和实用化应用的探索,尤其关注研究将二维材料与传统存储与传感器件相结合,已获得了多项创新成果,如低功耗单层石墨烯阻变存储器、石墨烯柔性阻变存储器、阻变窗口可调双层石墨烯阻变存储器等,相关成果曾多次发表于《自然通讯》(Nature Communications)、《先进材料》(Advanced Materials)、《纳米快报》(Nano Letters)、《美国化学学会纳米》(ACS Nano)、国际电子器件大会(IEDM)等。