《三星新生产线开始量产7纳米芯片 与台积电争大客户》

  • 来源专题:光电情报网信息监测服务平台
  • 编译者: husisi
  • 发布时间:2020-02-24
  • 据国外媒体报道,三星宣布,其新的EUV(远紫外线)半导体生产线已开始大规模生产,该生产线将为客户生产7纳米或更小的芯片。

    该新V1生产线位于该公司在韩国华城的工厂,是第一条专门用于EUV光刻技术的生产线。
    三星表示,公司将使用7纳米及以下工艺节点生产芯片。该公司还将采用7纳米和6纳米工艺生产移动芯片,并计划最终生产小至3纳米的芯片。
    早在2018年2月,该公司就开始打造V1生产线,迄今已向其投资60亿美元。
    三星称,它将加大V1生产线的产量,再加上S3生产线,其7纳米或更小芯片的产量预计将比去年增加两倍。
    EUV工艺使用波长较短的紫外线在晶片上绘制设计范式。根据三星的说法,与之前使用氟化氩激光的光刻技术相比,这种技术可以提供更精细、更好的设计。
    该韩国科技巨头在2017年和2019年分别开发了现已商用的7纳米和5纳米制程工艺。2019年5月,它共享了其3纳米制程的工艺设计工具包。
    近年来,三星与芯片代工领头羊台积电(TSMC)展开激烈竞争,以争夺高通、英伟达、苹果等大客户。三星目前共有6条专用于芯片代工生产的生产线。
    三星声称,为了成为行业领先者,在2030年之前它将向代工芯片生产和处理器等逻辑芯片业务投资1200亿美元。

相关报告
  • 《为赶超台积电!三星开始批量生产6纳米芯片》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2020-01-09
    • 据businessKorea报道,三星电子已开始批量生产基于极紫外(EUV)技术的6纳米芯片。 三星于去年4月向全球客户提供7纳米产品,自开始大规模生产7纳米产品以来,三星仅在八个月内就推出了6纳米产品。三星的微加工工艺技术升级周期正在缩短,特别是向6纳米EUV工艺的过渡有望缩小与全球第一大晶圆代工厂台积电(TSMC)的差距。 据介绍,三星电子去年12月在京畿道华城校区S3线开始批量生产基于EUV技术的6纳米芯片。三星合作伙伴公司的一位官员说:“据我所知,6纳米产品已经交付给北美的大型企业客户。”行业专家认为,三星的6纳米产品将提供给高通公司。 三星希望通过开始批量生产6纳米产品给台积电施加压力。全球市场研究公司TrendForce表示,去年第四季度,台积电的市场份额占全球晶圆代工市场的52.7%,与三星的差距扩大到17.8%。 三星未能赶超台积电的主要原因是三星在16纳米和12纳米工艺之后开发7纳米工艺的时间很晚。台积电通过其7纳米技术,垄断了苹果(最大的无晶圆厂客户)的AP供应。 此前,三星电子在2014年首次将14纳米鳍式场效应晶体管(FinFET)工艺商业化,但在7纳米工艺开发中却失去了领先台积电的优势。目前,7纳米产品在三星销售中所占的份额很小。为了克服这个问题,三星正在加紧努力以缩短7nm以下微加工工艺的开发周期。 继大量生产6纳米产品之后,三星电子计划在今年上半年推出5纳米产品。此外,三星电子有在今年上半年采用正在研发中的最新3纳米全栅极(GAA)工艺技术来制造尖端芯片的计划。GAA被认为是当前FinFET技术的升级版,能确保芯片制造商进一步缩小芯片体积。
  • 《三星宣布已量产3nm芯片!》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2022-07-01
    • 6月30日,三星电子正式宣布,基于3nm全环绕栅极(Gate-All-AroundT, 简称 GAA)制程工艺节点的芯片已经开始初步生产。 三星电子首次实现GAA“多桥-通道场效应晶体管”应用打破了FinFET技术的性能限制,通过降低工作电压水平来提高能耗比,同时还通过增加驱动电流增强芯片性能。三星首先将纳米片晶体管应用于高性能、低功耗计算领域的半导体芯片,并计划将其扩大至移动处理器领域。 三星电子Foundry业务部总经理崔时荣表示:“一直以来,三星电子不断将新一代工艺技术应用于生产制造中。例如:三星的第一个High-K Metal Gate (HKMG) 工艺、FinFET 以及 EUV 等。三星希望通过率先采用3nm工艺的‘多桥-通道场效应晶体管’,将继续保持半导体行业前沿地位。同时,三星将继续在竞争性技术开发方面积极创新,并建立有助于加速实现技术成熟的流程。” 据了解,3nm GAA 技术采用了更宽通的纳米片,与采用窄通道纳米线的GAA 技术相比能提供更高的性能和能耗比。3nm GAA 技术上,三星能够调整纳米晶体管的通道宽度,优化功耗和性能,从而能够满足客户的多元需求。 此外,GAA 的设计灵活性对设计技术协同优化(DTCO) 非常有利,有助于实现更好的PPA 优势。与三星5nm工艺相比,第一代3nm工艺可以使功耗降低45%,性能提升23%,芯片面积减少16%;而未来第二代3nm工艺则使功耗降低50%,性能提升30%,芯片面积减少35%。 任谁也没想到,如今2022年转眼已经过去一半,台积电3nm量产的消息迟迟未至,却让三星抢了先。显然,这对于台积电来说恐怕是不愿看到的一件事情。 对此,有网友表示:“希望三星可以给台积电一点压力,现在台积电几乎没有什么对手,接连不断的涨价太随意了,跟儿戏一样,但厂商都不敢得罪台积电。别说普通厂商,就是苹果现在离开台积电也玩不转,这就是实力,没办法的事情。” 根据TrendForce 的数据,今年第一季度,台积电以53.6%的全球代工市场份额位居第一,三星以16.3%的份额紧随其后。虽然还难以追赶台积电的步伐,但也不得不承认三星在芯片领域确实很优秀。