《台积电 2025技术路线图, FinFlex 和 3DFabric 介绍》

  • 来源专题:中国科学院文献情报制造与材料知识资源中心—领域情报网
  • 编译者: 冯瑞华
  • 发布时间:2023-02-09
  • 半导体世界消息,11 月 10 日,台积电院士兼副总裁 LC.Lu做了一个演讲,他在短短 26 分钟内用数十张幻灯片谈到了实现系统创新。台积电是全球排名第一的半导体代工企业,他们的开放式创新平台 (OIP) 活动很受欢迎,参加人数也很多,因为所提供的工艺技术和 IP 对许多半导体设计领域都非常有吸引力。台积电技术路线图显示了到 2025 年的 FinFET 和 Nanosheet 计划的时间表。

    台积电 2025技术路线图, FinFlex 和 3DFabric 介绍

    从 N3 开始,出现了一种名为FinFlex的新产品,它使用设计技术协同优化 (DTCO),有望为节能和高性能等细分市场改进功率、性能和面积 (PPA)。借助 FinFlex 方法,设计人员可以根据其设计目标从三种晶体管配置中进行选择:

    3-2 fin blocks,用于高性能

    2-2 fin blocks,高效性能

    2-2 fin blocks,功率最低,密度最佳

    工艺节点 N16 到 N3 中使用的Fin块选择的历史如下所示:

    台积电 2025技术路线图, FinFlex 和 3DFabric 介绍

    EDA 供应商 Synopsys、Cadence、Siemens EDA 和 ANSYS 已经更新了他们的工具以支持 FinFlex,并且在单个 SoC 中,您甚至可以混合使用Fin块选项。沿着时序关键路径,您可以使用高Fin单元,而非关键路径单元可以是低Fin。作为进程缩放优势的示例,Lu 展示了一个 ARM Cortex-A72 CPU,在 N7 中实现,具有 2 个Fin,N5 具有 2 个Fin,最后是 N3E 具有 2-1 个Fin:

    台积电 2025技术路线图, FinFlex 和 3DFabric 介绍

    N3E 的 IP 单元来自多家供应商:TSMC、Synopsys、Silicon Creations、Analog Bits、eMemory、Cadence、Alphawave、GUC、Credo。IP 准备状态分为三种状态:硅报告准备就绪、硅前设计套件准备就绪和开发中。

    台积电 2025技术路线图, FinFlex 和 3DFabric 介绍

    模拟IP

    在台积电,他们的模拟 IP 使用结构化程度更高的常规布局,这会产生更高的产量,并让 EDA 工具自动化模拟流程以提高生产率。TSMC 模拟单元具有均匀的多晶硅和氧化物密度,有助于提高良率。他们的模拟迁移流程、自动晶体管大小调整和匹配驱动的布局布线支持使用 Cadence 和 Synopsys 工具实现设计流程自动化。

    台积电 2025技术路线图, FinFlex 和 3DFabric 介绍

    模拟单元可以通过以下步骤进行移植:原理图移植、电路优化、自动布局和自动布线。例如,使用模拟迁移流程将 VCO 单元从 N4 迁移到 N3E 需要 20 天,而手动方法需要 50 天,速度快了 2.5 倍。

    3D布料

    台积电需要考虑三种类型的封装:

    二维包装

    InFO_oS

    InFO_PoP

    2.5D包装

    CoWoS

    3D包装

    芯片

    InFO-3D

    3DFabric 中有八种包装选择:

    台积电 2025技术路线图, FinFlex 和 3DFabric 介绍

    最近使用 SoIC 封装的一个例子是 AMD EPYC 处理器,这是一种数据中心 CPU,它的互连密度比 2D 封装提高了 200 倍,比传统 3D 堆叠提高了 15 倍,CPU 性能提高了 50-80%。

    3D IC 设计复杂性通过 3Dblox 解决,这是一种使用通用语言实现 EDA 工具互操作性的方法,涵盖物理架构和逻辑连接。四大 EDA 供应商(Synopsys、Cadence、Siemens、Ansys)通过完成一系列五个测试用例,为 3Dblox 方法准备了工具:CoWoS-S、InFO-3D、SoIC、CoWoS-L 1、CoWoS-L 2 .

    台积电通过与以下领域的供应商合作创建了 3DFabric 联盟:IP、EDA、设计中心联盟 (DCA)、云、价值链联盟 (VCA)、内存、OSAT、基板、测试。对于内存集成,台积电与美光、三星内存和 SK 海力士合作,以实现 CoWoS 和 HBM 集成。EDA测试厂商包括:Cadence、西门子EDA和Synopsys。IC测试供应商包括:Advantest和Teradyne。

    概括

    AMD、AWS 和 NVIDIA 等半导体设计公司正在使用 3DFabric 联盟,随着 2D、2.5D 和 3D 封装的使用吸引了更多的产品创意,这个数字只会随着时间的推移而增加。台积电拥有世界一流的DTCO工程团队,国际竞争足以让他们不断创新新业务。数字、模拟和汽车细分市场将受益于台积电在 FinFlex 上宣布的技术路线图选择。3D 芯片设计得到 3DFabric 联盟中聚集的团队合作的支持。

相关报告
  • 《美国发布《微电子和先进封装技术路线图》》

    • 来源专题:集成电路
    • 编译者:李衍
    • 发布时间:2023-03-31
    • 2023年3月1日,美国半导体研究联盟(Semiconductor Research Corporation, SRC)在美国商务部国家标准与技术研究院(NIST)资助下编制并发布《微电子和先进封装技术路线图》(以下简称“MAPT路线图”)临时报告,从生态系统、系统架构和应用、系统集成和基础微电子四个层面,规划并梳理关键核心技术和培育专业人才队伍所需的步骤,以确保未来美国在设计、开发和制造异质集成系统级封装(SiP)方面的创新能力。MAPT路线图以2021年版《半导体十年计划》和《异构集成路线图》为基础进行构建,提出了一个新的全面的3D半导体路线图,以指导即将到来的微电子革命。 MAPT路线图仍在开发,临时报告旨在广泛征集公众意见以实现高质量的最终路线图。MAPT路线图共包含12章。第一章为MAPT路线图报告概况,其余11章具体包括: 1. 可持续发展与能源效率。根据《半导体十年计划》,现阶段计算解决方案不可持续,随着计算需求的增加,计算的能源需求将超过市场上可用的能源。如果未来十年能源效率没有实现1000倍的提高,2040年后没有实现1000000倍的提高,计算将处于能源受限状态,不会增长、驱动新市场或刺激全球GDP增长。此外,由于全球半导体需求日益增长,以及美国《芯片法案》目标,预计未来几年美国的芯片制造将会增加。同时,从环境和人类健康的角度来看,芯片制造和先进封装所涉及的化学品、材料和工艺以及产品设计本身都必须尽可能可持续。可持续发展与能源效率的跨领域需求包括:(1)提高计算中的能源效率;(2)在半导体器件和系统的全生命周期中(如:设计、开发、制造、使用、产品使用寿命期后废弃管理)提高环境可持续性和效率;(3)随着社会需求的变化,可持续解决方案和系统创新所需的劳动力的发展。 2. 材料、衬底、供应链。本章聚焦微电子封装供应链生态的输入端,材料的来源、环境因素、成本等都会影响封装供应链的韧性和可持续性。MAPT路线图旨在确定未来几代先进电子封装结构中将使用的材料和化学品,重点考虑因素包括:高可靠性材料、新工艺材料、电气性能材料、机械性能/工艺可操作性材料、热管理材料、可靠性/温度/湿度性能优越材料和环境可持续材料。 3. 设计、建模、测试和标准。本章涉及未来的设计自动化组合和行业标准开发。这些设计工具和标准将有效帮助芯片和系统设计者探索和优化不同设计领域以及性能、功率/能源、面积/体积、保密性和安全性等指标,并将成为半导体行业的关键推动者。 4. 制造和工艺开发计量学。本章涵盖了半导体材料和器件研究、开发和制造等各个方面的测量。“表征和计量”可离线、在线和线上使用,包括物理和电气测量的所有方面。“表征和计量”涵盖了从原子尺度到宏观尺度的测量。对新材料和新结构的探索是表征密集型的,而且随着工艺技术的日益成熟,晶圆厂内计量(in-fab metrology)的使用也在增加。本章描述了MAPT路线图所有领域的表征和计量,从材料和器件到先进封装和异构集成以及系统。 5. 安全和隐私。本章确定了新出现的安全和隐私挑战,并概述了解决这些挑战的方法。本章对整个技术堆栈进行了全面分析,但重点强调了对制造和封装技术的影响。本章是对2019年IEEE发布的《异构集成路线图》(Heterogeneous Integration Roadmap)安全章节的补充。本章的主要主题包括:(1)异构集成中潜在的硬件安全漏洞;(2)确定SiP安全内容的可行策略,以及定义合理指标以评估安全弹性实施的可行策略;(3)针对特定应用的攻击预测和防御机制。 6. 劳动力发展。本章概述了未来十年MAPT领域劳动力的需求。美国上下一致认为,目前的人才库以及创建和支持美国国内MAPT劳动力的途径都远远达不到预期需求,并已成为关系美国经济和国家安全的关键点。目前,从技术认证师、专科学位操作员、维护工程师到硕士和博士工程师,MAPT领域不同教育水平的工人在数量、知识、技能和能力方面都不足以满足未来的需求。本章内容主要包括:(1)微电子劳动力需求的预测/时间表;(2)全国“赢得人心”运动的路线图;(3)整个MAPT生态系统的整体、有效的劳动力发展框架。 7. 应用驱动因素和系统要求。本章描述了各种应用领域的影响及其对MAPT路线图所涵盖的关键使能技术方向的影响,并具体讨论了数据中心和高性能计算、移动通信和基础设施、边缘计算和物联网、汽车、生物应用和健康、安全和隐私、以及防御和恶劣环境等应用实例。每一个应用领域都将以不同方式发展,并需要领域特定的系统来实现更高水平性能。 8. 先进封装与异构集成。本章重点介绍了微电子芯片的先进封装和异构集成的各个方面。由于使用更精细的晶体管(低于20nm)微缩芯片的成本优势正在减弱,因此有必要采用一种新方法,即将单个晶粒分解为更小的芯粒(chiplet)并在适当的技术制程上进行经济有效地制造。为了通过芯粒和无源元件的异构集成实现功能“缩放”,封装必须从“芯片载体”过渡到“集成平台”。随着微电子行业朝着为每个应用定制更高性能、更低功耗的解决方案发展,芯粒数量将继续增加。下一代封装技术需要支持这种异构集成的爆炸式增长,实现可以容纳极细间距I/O芯片和极细间距电路系统的互连。 9. 数字处理。本章重点介绍了已经渗透到现代社会各个方面的数字处理技术和基础设施。如今,产率问题、散热设计功耗(TDP)的实际限制、先进技术制程的高设计和制造成本对实现终端用户期望构成威胁。与此同时,人工智能/机器学习相关应用、高级认知需求、区块链等方面都要求处理不断增加的数据集,并执行越来越复杂的计算。单芯片封装解决方案不再适配数据密集型或高性能处理需求。此外,数据处理成本现在主要由将数据移动的能耗决定,包括在处理数据的微芯片内移动数据的能耗。将不同的未封装芯粒进行单片异构集成从而形成SiP,已成为解决这些挑战的重要方案。 10. 模拟和混合信号处理。模拟和混合信号处理驱动着模拟硬件的新兴应用和趋势,本章概述了该领域的短期、中期和长期前景。模拟元件对于世界-机器接口、传感、感知、通信和推理系统,以及所有类型的电气系统的电力分配、输送和管理至关重要。模拟信号处理或“模拟边缘”处理有助于减少必要的数字处理数量。本章的主要主题包括:(1)模拟和混合信号电路及处理;(2)电力转换和管理;(3)智能传感接口;(4)射频(RF)到太赫兹(THz)的器件、电路和系统(RF-to-THz devices, circuits and systems)。 11. 光子学和微机电系统。本章阐述了存储器、计算、传感、通信等所必需的重要配套技术。本章是对2021年荷兰PhotonDelta联盟和麻省理工学院微光子学研究中心发布的《国际集成光子学系统路线图》(Integrated Photonics System Roadmap – International, IPSR-I)的补充。本章的主要主题包括:(1)基于微机电系统和光子学的传感器和执行器;(2)用于通信的集成光子学;(3)用于存储器和计算的光子I/O;(4)材料和加工;(5)设计和建模支持。
  • 《Leti重点介绍了GaN电力电子技术的进展》

    • 来源专题:集成电路
    • 编译者:Lightfeng
    • 发布时间:2020-12-27
    • 法国微/纳米技术研发中心CEA-Leti表示,其在第66届IEEE国际电子器件会议(IEDM 2020)上发表的两篇补充研究论文证实氮化镓(GaN)技术方法有望克服各种挑战。嵌入MOS栅极的先进GaN器件具有更优化的架构和性能,可以满足全球电源转换系统市场快速增长的需求。 综合考虑,这两篇论文提供了RT Nanoelec框架下GaN MOS-c HEMT栅极堆叠的新颖理解。他们展示了GaN MOS叠层表征的复杂性,以及专业的报告分析和可靠的参数值。论文《GaN-on-Si-E型MOSc-HEMT中碳相关pBTI降解机理》研究了晶体管栅极正偏压时发生的正偏压温度不稳定性(pBTI)效应背后的物理机制,以确定这种效应的根本原因并将其最小化。已经证明在正的栅极应力下电压阈值(Vth)的不稳定性是由两个陷阱陷阱引起的。第一个与栅极氧化物的缺陷有关,第二个则与栅极界面的GaN中氮原子中碳原子的存在有关。 在MOS技术中,BTI是一种常见的可靠性测试,Vth不稳定性的根本原因与氧化物缺陷有关,氧化物缺陷可由电子或空穴充电或放电,具体取决于器件类型(n / p-MOS)和偏置极性。就GaN MOS-c HEMT而言,在晶体管下方生长的外延结构非常复杂,并且远非均匀。 这项研究还证实了CEA-Leti在IEDM 2019上的一篇论文的结论,该论文表明GaN-in-N[CN]中的碳通常作为深受主引入,以创建用于击穿电压管理的半绝缘GaN层,与常见的氧化物陷阱电荷一起,导致了部分BTI不稳定性。因此,外延结构是降低GaN功率器件不稳定性的重要因素。 另一篇研究论文《GaN-on-Si MOS-c HEMT中的界面陷阱密度(Dit)提取的新颖见解》旨在表征氧化物/ GaN界面的电气质量,以了解CEA-Leti栅极堆叠的界面陷阱密度是否为GaN-on-Si MOS-c HEMT中的主要阈值电压(Vth)贡献者,并确认研发过程中开发的解决方案的性能。 界面陷阱密度(Dit)可提取在氧化物/半导体界面处具有电活性的界面缺陷的密度,以及其在能量方面与半导体带隙之间的分布。重要的是,Vth直接与易于调整的物理参数(例如金属栅极功函数和半导体的掺杂)以及某些与缺陷相关的参数(例如氧化物和界面态密度的固定或移动电荷)直接相关。如果未正确钝化和处理界面,此密度会极大地影响Vth。 在GaN MOS-c HEMT的情况下,对GaN进行干法刻蚀。氧化物沉积和这一积极的工艺步骤可能对未来的氧化物/ GaN界面产生巨大影响。因此,开发和优化基于MOS的GaN功率器件需要具有准确可靠的接口表征技术。 论文的作者Vandendaele表示,CEA-Leti的下一步工作是扩大团队对GaN MOSc HEMT的栅堆叠优化的了解,以最大程度地降低Dit值,并将最佳的产品,工艺和表征方法转移给IRT PowerGaN研究所的合作伙伴。 CEA-Leti表示,它将通过在外延、器件、无源元件,共集成和系统架构方面的进一步研究来遵循其GaN路线图,以开发GaN技术,该技术可使开关频率和功率密度达到硅的10倍,全部使用标准CMOS工艺来降低成本。