《IMEC:1nm需要的光刻机》

  • 来源专题:集成电路制造与应用
  • 编译者: shenxiang
  • 发布时间:2020-12-01
  • 比利时的独立半导体高科技研究机构——imec每年都会在东京举办“imec Technology Forum(ITF) Japan”,并介绍他们的年度研发成果,今年考虑到新冠肺炎的蔓延,于11月18日在线举行。

    此次“imec Technology Forum(ITF) Japan”会议上,imec的CEO兼总裁Luc Van den hove先生做了主题演讲并介绍了imec的整体研究内容,并强调“摩尔定律不会总结”,imec通过与ASML通力合作研发并实现新一代高解析度EUV曝光技术(高NA EUV Lithography),促使摩尔定律继续发挥作用,且即使工艺微缩化达到1纳米后,摩尔定律也会继续存在。

    不仅是日本半导体企业,其他很多半导体企业也都认为“摩尔定律已经终结”、“成本高、收益低”,因此相继放弃研发工艺的微缩化,imec始终提倡为摩尔定律续命,因此是当下全球最尖端的微缩化研究机构。

    日本的曝光设备厂家也在研发阶段放弃了EUV曝光技术(这对实现超微缩化是必须的),而imec和ASML合作拿公司的命运做赌注,时至今日一直在研发。

    Imec公布了1纳米以后的逻辑半元件的技术蓝图

    Imec在ITF Japan 2020上公布了3纳米、2纳米、1.5纳米以及1纳米及后续的逻辑元件的技术蓝图。

    Imec的逻辑元件的微缩化技术蓝图。(图片出自:ITF Japan 2020上的演讲资料)

    第一行的技术节点(Node)名下面记录的PP为Poly-silicon排线的中心跨距(Pitch,nm),MP为金属排线的中心跨距(Pitch,nm)。此处,我们需要注意的是,以往的技术节点指的是最小加工尺寸、栅极(Gate)的长度,如今不再指某个特定场所的物理长度,而是一个符号。

    此处的展示的采用了BPR、CFET、2D材料的沟槽(Channel)结构以及材料已经在别处的演讲中提及。

    EUV的高NA化对于进一步实现微缩化至关重要

    TSMC和三星电子从7纳米开始在一部分工程中导入了NA=0.33的EUV曝光设备,也逐步在5纳米工艺中导入,据说,2纳米以后的超微缩工艺需要更高解析度的曝光设备、更高的NA化(NA=0.55)。

    随着逻辑元件工艺微缩化的发展,EUV曝光设备的技术蓝图。(图片出自:ITF Japan 2020上的演讲资料)

    ASML已经完成了高NA EUV曝光设备的基本设计(即NXE:5000系列),预计在2022年前后实现商业化。这款新型设备由于光学方面实现了大型化,因此尺寸较大,据说可达到以往洁净室(Clean Room)的天花板。

    现有的、用于量产的EUV曝光设备(NA=0.33,前图)和新一代的高NA EUV曝光设备(NA=0.55,后图)的尺寸的比较。(图片出自:ITF Japan 2020上的演讲资料)

    一直以来,ASML都和imec以合作的形式研发光刻技术,为了推进采用了高NA EUV曝光设备的光刻工艺的研发,imec在公司内新设立了“IMEC-ASML HIGH NA EUV LAB”,以共同研发,且计划和材料厂家共同研发光掩模(Mask)、光刻胶(Resist)等材料。

    最后,Van den hove先生表示未来会继续推进微缩化:“实现逻辑元件工艺微缩化的目的在于俗称的PPAC,即Power(功耗)的削减、Performance(电气性能)的提高、Area(空间面积)的缩小、Cost(成本)的削减。当微缩化从3纳米、2纳米、1.5纳米发展到1纳米以后,即发展到Sub-1纳米的时候,需要考虑的因素不仅是以上四项,还有环境(Environment)因素,希望未来继续发展适用于可持续发展社会的微缩化工艺。”

    在工艺微缩化过程中,不仅重视以往的PPAC,还增加了E(环境),即PPAC-E。(图片出自:ITF Japan 2020上的演讲资料)

相关报告
  • 《制造1nm芯片的EUV光刻机:ASML已完成设计》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2020-12-01
    • 11月中旬,在日本东京举办了ITF论坛。 论坛上,与ASML(阿斯麦)合作研发光刻机的比利时半导体研究机构IMEC公布了3nm及以下制程的在微缩层面技术细节。 至少就目前而言,ASML对于3m、2nm、1.5nm、1nm甚至Sub 1nm都做了清晰的路线规划,且1nm时代的光刻机体积将增大不少。 据称在当前台积电、三星的7nm、5nm制造中已经引入了NA=0.33的EUV曝光设备, 2nm之后需要更高分辨率的曝光设备,也就是NA=0.55。好在ASML已经完成了0.55NA曝光设备的基本设计(即NXE:5000系列),预计在2022年实现商业化 。 至于上文提到的尺寸为何大幅增加就是光学器件增大所致,洁净室指标也达到天花板。 阿斯麦目前在售的两款极紫外光刻机分别是TWINSCAN NXE:3400B和TWINSCAN NXE:3400C,3600D计划明年年中出货,生产效率将提升18%。
  • 《台积电计划在2030年采用High-NA EUV光刻机完成1nm制程芯片》

    • 来源专题:光电情报网信息监测服务平台
    • 编译者:husisi
    • 发布时间:2024-02-26
    • 近期,台积电发布了其在1nm制程芯片领域的产品规划,计划在2030年前完成1nm级A10工艺的开发。这一计划是在ASML交付给英特尔业界首台High-NA EUV光刻机后的消息,该光刻机具有高数值孔径(High-NA)和每小时生产超过200片晶圆的能力,提供0.55数值孔径,相较于之前的EUV系统,精度有所提高,能够实现更高分辨率的图案化,以制造更小的晶体管特征。 据报道,英特尔计划在Intel 18A制程节点引入High-NA EUV光刻技术,预计在2026年至2027年之间启用新设备。而台积电和三星也表示会采购High-NA EUV光刻机,但并未明确时间表。消息称,台积电可能会等到1nm制程节点才采用High-NA EUV光刻机,可能是出于成本考虑。台积电之前公布的路线图显示,1.4nm级A14工艺预计在2027年至2028年之间推出,而1nm级A10工艺的开发预计将在2030年前完成。 High-NA EUV光刻机的引入被ASML首席财务官Roger Dassen视为在逻辑和存储芯片方面最具成本效益的解决方案。然而,与英特尔急于在量产芯片中使用High-NA EUV光刻机不同,台积电或许考虑到目前存在的EUV光刻机已经可以通过双重成像技术实现相同的效果,因此可能会根据市场因素和技术表现等因素调整引入High-NA EUV光刻技术的时间点。 此外,台积电还在最近的IEEE国际电子元件会议(IEDM)上发布了其1nm制程芯片的产品规划。根据规划,台积电将并行推动3D封装和单芯片封装的技术路径,预计在2025年完成N2和N2P节点,使得采用3D封装的芯片晶体管数量超过5000亿个。随后,台积电计划在2027年达到A14节点,并在2030年完成A10节点,届时采用台积电3D封装技术的芯片晶体管数量将超过1万亿个。 尽管台积电在制程技术方面取得了显著进展,但其近期的财务表现引起了外界的关注。受智能手机和高速计算需求减弱的影响,台积电今年二、三季度的净利润分别同比下降了23%和25%。此外,有报道称台积电3nm制程芯片的良品率实际上较其宣布的90%要低,引发了业界对其最新制程芯片质量的质疑。 与此同时,竞争对手三星等公司也在追赶台积电的先进制程领域。三星计划在2025年推出2纳米制程的SF2工艺,在2027年推出1.4纳米制程的SF1.4工艺。这表明,尽管台积电在半导体代工领域依然领先,但在技术发展的竞争中,其他公司也在不断努力迎头赶上。因此,台积电的未来发展仍需面对来自市场和竞争对手的多重挑战。